基于FPGA的VME總線多串口實驗設(shè)計
發(fā)布時間:2018-07-03 15:12
本文選題:多串口實驗 + 實驗教學。 參考:《實驗技術(shù)與管理》2017年10期
【摘要】:將現(xiàn)場可編程門陣列技術(shù)與VME總線技術(shù)相結(jié)合,運用VHDL語言編程實現(xiàn)多波特率、多數(shù)據(jù)位、多停止位的多種類別、不同數(shù)量的串口,有益于培養(yǎng)學生的知識應用能力,提高工程實踐能力,全面掌握串行通信技術(shù)。這種實驗設(shè)計方式有效地實現(xiàn)了教學內(nèi)容與生產(chǎn)現(xiàn)場實際需求的對接,擴展了實踐教學的深度與廣度。
[Abstract]:Combining field programmable gate array technology with VME bus technology, using VHDL language programming to realize multi-baud rate, multi-bit, multi-stop bit, different number of serial ports, which is beneficial to cultivate students' ability of knowledge application. Improve engineering practice ability and master serial communication technology. This experimental design method effectively realizes the connection between the teaching content and the actual demand of the production site, and extends the depth and breadth of the practical teaching.
【作者單位】: 甘肅交通職業(yè)技術(shù)學院信息工程系;
【基金】:甘肅省高等學?茖W研究項目(2015A-200) 2016年度甘肅省高等教育內(nèi)涵發(fā)展創(chuàng)新創(chuàng)業(yè)教育教學改革研究項目(2016Y-37) 甘肅交通職業(yè)技術(shù)學院科學研究項目(2015Y-03)
【分類號】:G712;TN791-4;TP334.7-4
,
本文編號:2094070
本文鏈接:http://sikaile.net/jiaoyulunwen/zhiyejiaoyulunwen/2094070.html
最近更新
教材專著