基于FPGA的VME總線多串口實(shí)驗(yàn)設(shè)計(jì)
發(fā)布時(shí)間:2018-07-03 15:12
本文選題:多串口實(shí)驗(yàn) + 實(shí)驗(yàn)教學(xué)。 參考:《實(shí)驗(yàn)技術(shù)與管理》2017年10期
【摘要】:將現(xiàn)場(chǎng)可編程門(mén)陣列技術(shù)與VME總線技術(shù)相結(jié)合,運(yùn)用VHDL語(yǔ)言編程實(shí)現(xiàn)多波特率、多數(shù)據(jù)位、多停止位的多種類(lèi)別、不同數(shù)量的串口,有益于培養(yǎng)學(xué)生的知識(shí)應(yīng)用能力,提高工程實(shí)踐能力,全面掌握串行通信技術(shù)。這種實(shí)驗(yàn)設(shè)計(jì)方式有效地實(shí)現(xiàn)了教學(xué)內(nèi)容與生產(chǎn)現(xiàn)場(chǎng)實(shí)際需求的對(duì)接,擴(kuò)展了實(shí)踐教學(xué)的深度與廣度。
[Abstract]:Combining field programmable gate array technology with VME bus technology, using VHDL language programming to realize multi-baud rate, multi-bit, multi-stop bit, different number of serial ports, which is beneficial to cultivate students' ability of knowledge application. Improve engineering practice ability and master serial communication technology. This experimental design method effectively realizes the connection between the teaching content and the actual demand of the production site, and extends the depth and breadth of the practical teaching.
【作者單位】: 甘肅交通職業(yè)技術(shù)學(xué)院信息工程系;
【基金】:甘肅省高等學(xué)?茖W(xué)研究項(xiàng)目(2015A-200) 2016年度甘肅省高等教育內(nèi)涵發(fā)展創(chuàng)新創(chuàng)業(yè)教育教學(xué)改革研究項(xiàng)目(2016Y-37) 甘肅交通職業(yè)技術(shù)學(xué)院科學(xué)研究項(xiàng)目(2015Y-03)
【分類(lèi)號(hào)】:G712;TN791-4;TP334.7-4
,
本文編號(hào):2094070
本文鏈接:http://sikaile.net/jiaoyulunwen/zhiyejiaoyulunwen/2094070.html
最近更新
教材專(zhuān)著