ADS-B抗干擾接收機(jī)監(jiān)控系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn)
【文章頁(yè)數(shù)】:82 頁(yè)
【學(xué)位級(jí)別】:碩士
【部分圖文】:
圖3-2天線陣實(shí)物圖
圖3-2天線陣實(shí)物圖圖3-3下變頻器實(shí)物圖十字陣列天線接收的是1090MHz的射頻信號(hào),為供信號(hào)采集處理系統(tǒng)使用,需要下變頻器將信號(hào)轉(zhuǎn)為中頻。本系統(tǒng)采用的是自主設(shè)計(jì)的下變頻器,由八路處理通道組,每一通道均采用四級(jí)放大器。為調(diào)整信號(hào)接收范圍的大小加入了衰減器,根據(jù)衰減....
圖3-3下變頻器實(shí)物圖
圖3-2天線陣實(shí)物圖圖3-3下變頻器實(shí)物圖十字陣列天線接收的是1090MHz的射頻信號(hào),為供信號(hào)采集處理系統(tǒng)使用,需要下變頻器將信號(hào)轉(zhuǎn)為中頻。本系統(tǒng)采用的是自主設(shè)計(jì)的下變頻器,由八路處理通道組,每一通道均采用四級(jí)放大器。為調(diào)整信號(hào)接收范圍的大小加入了衰減器,根據(jù)衰減....
圖3-5GPS天線實(shí)物圖
圖3-5GPS天線實(shí)物圖用的GPS天線實(shí)物圖。GPS天線從時(shí)模塊傳輸給嵌入式處理平臺(tái),為消息臺(tái),ARM處理器具有體積小、可移植性化的設(shè)備。ARM支持32位和64位R現(xiàn)系統(tǒng)的高速運(yùn)行。監(jiān)控系統(tǒng)的硬件實(shí)時(shí)處理ADS-B數(shù)據(jù)。ARM強(qiáng)大的,所以采用A....
圖3-7ARM開(kāi)發(fā)環(huán)境組織結(jié)構(gòu)圖
具有高集成度和低功耗的特點(diǎn)。CPU工作頻率為168MHz,帶有FPU單元。它具有512kB的閃存,192kB的數(shù)據(jù)存儲(chǔ)器,備份SRAM為4kB,以太網(wǎng)MAC,USB數(shù)據(jù)接口,SPI接口,和多達(dá)140個(gè)具有中斷功能的I/O接口,芯片其他資源如表....
本文編號(hào):4032191
本文鏈接:http://sikaile.net/kejilunwen/xinxigongchenglunwen/4032191.html