基于FPGA的導(dǎo)航衛(wèi)星失聯(lián)下高精度守時方法研究
發(fā)布時間:2018-01-07 01:12
本文關(guān)鍵詞:基于FPGA的導(dǎo)航衛(wèi)星失聯(lián)下高精度守時方法研究 出處:《電子器件》2016年01期 論文類型:期刊論文
更多相關(guān)文章: 導(dǎo)航衛(wèi)星失聯(lián) 守時 FPGA 高精度
【摘要】:針對授時系統(tǒng)導(dǎo)航衛(wèi)星失聯(lián)問題,提出一種基于現(xiàn)場可編程門陣列(FPGA)的高精度守時方法。以統(tǒng)計學和概率論為基礎(chǔ),統(tǒng)計10 min內(nèi)標準秒脈沖信號每個周期下授時系統(tǒng)恒溫晶振所產(chǎn)生脈沖數(shù)值的均值和動態(tài)方差。當授時系統(tǒng)導(dǎo)航衛(wèi)星失聯(lián),系統(tǒng)根據(jù)均值和方差動態(tài)設(shè)置系統(tǒng)晶振脈沖計數(shù)閾值從而模擬產(chǎn)生高精度秒脈沖信號,消除晶振累積誤差。實驗結(jié)果表明,1 h內(nèi)授時系統(tǒng)守時誤差小于250 ns,可滿足授時系統(tǒng)在電力、靶場等系統(tǒng)中的守時要求。
[Abstract]:Aiming at the problem of navigation satellite timing system lost, proposed based on field programmable gate array (FPGA) with high precision. The method punctuality statistics and probability theory, statistics 10 min standard second pulse signal timing system of each period of ocox pulse generated by numerical mean and variance. When the dynamic navigation satellite timing system lost contact system according to the mean and variance of dynamic setting system is simulated to produce high precision crystal oscillator second pulse signal pulse count threshold, eliminate the crystal accumulated error. The experimental results show that 1 h timing system punctuality error is less than 250 ns, which can meet the timing system in power system, the range of punctuality.
【作者單位】: 蘇州科技學院;中國科學院長春光學精密機械與物理研究所;
【基金】:國家自然科學基金項目(61472267)
【分類號】:V474.25;TN791
【正文快照】: 高精度授時系統(tǒng)被廣泛用于衛(wèi)星導(dǎo)航、電力同步采樣系統(tǒng)中。起初高精度授時系統(tǒng)在導(dǎo)航衛(wèi)星失聯(lián)下,由于恒溫晶振實際值與標稱值存在誤差,所以1 h守時誤差可達到幾微秒。近些年,部分學者提出統(tǒng)計每分鐘標準秒脈沖信號下授時晶振產(chǎn)生的總脈沖數(shù)的方法來修正導(dǎo)航衛(wèi)星失聯(lián)后授時系統(tǒng)
【相似文獻】
相關(guān)碩士學位論文 前1條
1 趙丹寧;時鐘頻率校準與同步技術(shù)研究[D];中國科學院研究生院(國家授時中心);2011年
,本文編號:1390333
本文鏈接:http://sikaile.net/kejilunwen/hangkongsky/1390333.html
最近更新
教材專著