天堂国产午夜亚洲专区-少妇人妻综合久久蜜臀-国产成人户外露出视频在线-国产91传媒一区二区三区

當(dāng)前位置:主頁 > 社科論文 > 邏輯論文 >

高性能收發(fā)信機(jī)中邏輯控制部分的設(shè)計(jì)與實(shí)現(xiàn)

發(fā)布時(shí)間:2023-08-26 02:41
  本文內(nèi)容為作者在工信部電子信息產(chǎn)業(yè)發(fā)展基金資助的“寬帶無線接入平臺中高性能射頻前端的開發(fā)”項(xiàng)目中所承擔(dān)的工作。射頻前端是通用射頻儀器研發(fā)的瓶頸,其難度在于同時(shí)支持多制式、寬頻段、高精度和大動態(tài)范圍。本項(xiàng)目中的射頻前端子系統(tǒng)硬件平臺由射頻通路模塊,寬帶頻率綜合器模塊和數(shù)字邏輯控制模塊構(gòu)成。為支持多制式以及與基帶處理之間的大數(shù)據(jù)量傳輸,需要有高速總線接口和靈活的控制與配置邏輯,這也是作者在畢設(shè)期間的主要研究內(nèi)容。 作者設(shè)計(jì)并實(shí)現(xiàn)了收發(fā)信機(jī)邏輯控制部分中PCI接口模塊,高速串行通信RocketIO模塊和FPGA動態(tài)配置模塊,工作涵蓋需求分析、概要設(shè)計(jì)、詳細(xì)設(shè)計(jì)、FPGA開發(fā)、仿真到現(xiàn)場調(diào)試。最終為射頻前端和基帶板間提供了線速率2Gbps的IQ數(shù)據(jù)傳輸鏈路,為射頻前端和主控系統(tǒng)提供了速率為60MByte/s的控制鏈路。 本文的主要內(nèi)容如下: 一、介紹課題來源及研究意義。 二、介紹了FPGA原理以及本項(xiàng)目采用的Xilinx V5系列FPGA的特點(diǎn)、開發(fā)流程和設(shè)計(jì)技巧。 三、分析了射頻前端控制部分功能需求,針對實(shí)際需求提出采用兩塊FPGA芯片實(shí)現(xiàn)的方案,并對整體功能進(jìn)行了劃分。 四、設(shè)計(jì)并實(shí)現(xiàn)了收...

【文章頁數(shù)】:71 頁

【學(xué)位級別】:碩士

【文章目錄】:
摘要
Abstract
第一章 緒論
    1.1 選題背景及意義
    1.2 本人的主要工作
    1.3 論文的結(jié)構(gòu)和內(nèi)容
第二章 FPGA芯片特點(diǎn)和開發(fā)技術(shù)研究
    2.1 FPGA的原理
    2.2 V5 SX系列Xilinx FPGA的特點(diǎn)
    2.3 FPGA開發(fā)流程
    2.4 本章小結(jié)
第三章 收發(fā)信機(jī)邏輯控制部分的概要設(shè)計(jì)
    3.1 PXI模塊化通信系統(tǒng)概述
    3.2 射頻系統(tǒng)邏輯控制板卡功能
    3.3 射頻系統(tǒng)邏輯控制板卡邏輯控制部分功能需求
        3.3.1 RF3S400A芯片功能需求
        3.3.2 RFV5SX35T芯片功能需求
    3.4 本章小結(jié)
第四章 收發(fā)信機(jī)系統(tǒng)邏輯控制部分詳細(xì)設(shè)計(jì)
    4.1 PCI總線實(shí)現(xiàn)方案
    4.2 PCI協(xié)議分析
        4.2.1 PCI總線特點(diǎn)介紹
        4.2.2 PCI總線命令
        4.2.3 PCI總線操作規(guī)則分析
        4.2.4 PCI配置寄存器
    4.3 PCI接口詳細(xì)設(shè)計(jì)
        4.3.1 PCI IP Core接口定義
        4.3.2 PCI配置寄存器設(shè)置
        4.3.3 PCI總線狀態(tài)機(jī)
        4.3.4 PCI總線轉(zhuǎn)Local Bus時(shí)序設(shè)計(jì)
        4.3.5 Localbus接口設(shè)計(jì)
        4.3.6 PCI DMA設(shè)計(jì)實(shí)現(xiàn)
    4.4 動態(tài)下載功能詳細(xì)設(shè)計(jì)
        4.4.1 配置管腳定義
        4.4.2 配置過程分析
        4.4.3 動態(tài)配置模塊設(shè)計(jì)
    4.5 高速串行通信接口設(shè)計(jì)
        4.5.1 Rocket IO工作原理
        4.5.2 Aurora協(xié)議分析
        4.5.3 高速串行通信用戶接口設(shè)計(jì)
    4.6 本章小結(jié)
第五章 關(guān)鍵模塊仿真和實(shí)測
    5.1 仿真平臺搭建
    5.2 高速串行通信接口模塊仿真
    5.3 測試工具
    5.4 FPGA下載在線測試
        5.4.1 PCI通信接口模塊測試結(jié)果
        5.4.2 動態(tài)下載功能模塊測試結(jié)果
        5.4.3 高速串行通信模塊測試結(jié)果
    5.5 本章小結(jié)
第六章 總結(jié)與展望
    6.1 設(shè)計(jì)經(jīng)驗(yàn)總結(jié)
    6.2 展望
參考文獻(xiàn)
致謝



本文編號:3843792

資料下載
論文發(fā)表

本文鏈接:http://sikaile.net/shekelunwen/ljx/3843792.html


Copyright(c)文論論文網(wǎng)All Rights Reserved | 網(wǎng)站地圖 |

版權(quán)申明:資料由用戶78983***提供,本站僅收錄摘要或目錄,作者需要?jiǎng)h除請E-mail郵箱bigeng88@qq.com