基于FPGA的虛擬邏輯分析儀的設(shè)計(jì)與實(shí)現(xiàn)
發(fā)布時間:2023-05-13 09:53
介紹一種基于FPGA芯片的虛擬邏輯分析儀,它由信號調(diào)整電路、采樣模塊、觸發(fā)模塊、通信模塊、數(shù)據(jù)處理模塊(NIOS II軟核)以及總線接口等組成,實(shí)現(xiàn)了8路并行采樣,其采樣速率可以達(dá)到100MS/s。
【文章頁數(shù)】:4 頁
【文章目錄】:
0引言
1總體設(shè)計(jì)
2硬件設(shè)計(jì)與實(shí)現(xiàn)
2. 1信號調(diào)整電路設(shè)計(jì)
2. 2采樣模塊設(shè)計(jì)
2. 3觸發(fā)模塊設(shè)計(jì)
2. 4數(shù)據(jù)處理模塊設(shè)計(jì)
2. 5通信模塊設(shè)計(jì)
3軟件設(shè)計(jì)
4結(jié)束語
本文編號:3815693
【文章頁數(shù)】:4 頁
【文章目錄】:
0引言
1總體設(shè)計(jì)
2硬件設(shè)計(jì)與實(shí)現(xiàn)
2. 1信號調(diào)整電路設(shè)計(jì)
2. 2采樣模塊設(shè)計(jì)
2. 3觸發(fā)模塊設(shè)計(jì)
2. 4數(shù)據(jù)處理模塊設(shè)計(jì)
2. 5通信模塊設(shè)計(jì)
3軟件設(shè)計(jì)
4結(jié)束語
本文編號:3815693
本文鏈接:http://sikaile.net/shekelunwen/ljx/3815693.html
最近更新
教材專著