基于TMS320C6678的32核DSP陣列處理板設(shè)計及實現(xiàn)
本文關(guān)鍵詞:基于TMS320C6678的32核DSP陣列處理板設(shè)計及實現(xiàn)
更多相關(guān)文章: TMS320C6678 DSP 陣列處理板 數(shù)字信號處理
【摘要】:在雷達信號處理、軟件無線電、圖像處理等實時性、高速運算能力要求非常高的領(lǐng)域,多DSP并行陣列越來越得到廣泛應(yīng)用。為應(yīng)對大數(shù)據(jù)量、高帶寬、高速實時信號處理的需要,設(shè)計一款多核DSP陣列處理板是非常必要的。本課題的來源是作者所在工作單位自研項目“通用高速實時信號處理系統(tǒng)”,研究目的是要適應(yīng)大數(shù)據(jù)量、高帶寬、高速實時信號處理的應(yīng)用,滿足目前雷達、軟件無線電、電子偵查對抗等算法驗證需求,設(shè)計開發(fā)一款符合VITA65-2010標(biāo)準(zhǔn)的通用產(chǎn)品,并將本課題的研究成果應(yīng)用作為成熟產(chǎn)品應(yīng)用在公司高速實時信號處理系統(tǒng)系列產(chǎn)品中。作為單位自研“通用高速實時信號處理系統(tǒng)”項目的負責(zé)人之一,主要負責(zé)基于TMS320C6678多核DSP陣列處理板的研發(fā)工作,完成了多核DSP陣列處理板的主要元器件選型、總體方案設(shè)計、原理圖設(shè)計、DSP底層驅(qū)動軟件設(shè)計及算法驗證測試等工作。本文詳細介紹了基于TMS320C6678多核DSP陣列處理板的設(shè)計和實現(xiàn)過程。包含總體硬件設(shè)計方案、主要功能電路設(shè)計等內(nèi)容。詳細闡述本陣列處理板中使用的Rapid IO、Hyperlink、PCI-Express高速互聯(lián)總線的互聯(lián)關(guān)系、硬件設(shè)計和軟件設(shè)計流程;對各個互聯(lián)總線進行了較為詳細的介紹,同時在本陣列處理板上對各高速互聯(lián)接口進行了性能測試,并測試得到運行結(jié)果。另外結(jié)合陣列信號處理板的實際應(yīng)用場合,詳細深入的介紹了多核DSP TM320C6678的兩種常用的上電自加載方式:EMIF16加載和SRIO加載的實現(xiàn)流程和方法。針對雷達信號處理,簡要推導(dǎo)和分析了快速傅里葉變換算法,給出了多核DSP TMS320C6678多核間的軟件實施流程,將并行算法部署到本陣列處理板上進行8核、16核及32核并行計算,得出了本陣列處理板的多核并行處理能力。本處理板是針對實際應(yīng)用需求設(shè)計的基于多核DSP+FPGA架構(gòu)的,以四片多核DSP芯片組成具有32核心的陣列處理平臺。此處理板已成為本人所在工作單位面向高速信號處理領(lǐng)域的一款成熟產(chǎn)品,已經(jīng)大量應(yīng)用于雷達信號處理系統(tǒng)、軟件無線電算法驗證等領(lǐng)域。測試結(jié)果表明該平臺具有非常強的運算處理能力和實用性。
【學(xué)位授予單位】:電子科技大學(xué)
【學(xué)位級別】:碩士
【學(xué)位授予年份】:2016
【分類號】:TN911.72
【參考文獻】
中國期刊全文數(shù)據(jù)庫 前10條
1 曾帥;趙榮珍;;基于DSP的滾動軸承數(shù)據(jù)采集與處理系統(tǒng)設(shè)計[J];新技術(shù)新工藝;2009年11期
2 谷國太;肖漢;;并行計算與并行處理技術(shù)的應(yīng)用研究[J];河南理工大學(xué)學(xué)報(自然科學(xué)版);2009年05期
3 黃國睿;張平;魏廣博;;多核處理器的關(guān)鍵技術(shù)及其發(fā)展趨勢[J];計算機工程與設(shè)計;2009年10期
4 屈磊;宋慰軍;茍冬榮;柴小麗;奚軍;;基于SRIO的多DSP并行信號處理系統(tǒng)[J];計算機工程;2008年S1期
5 馮華亮;;串行RapidIO:高性能嵌入式互連技術(shù)[J];今日電子;2007年09期
6 魏鵬;羅武勝;杜列波;;PCI Express總線及其應(yīng)用設(shè)計研究[J];電測與儀表;2007年02期
7 張曉宇,龔玉萍,朱光喜;相關(guān)跳頻系統(tǒng)中一種高效FFT變換算法[J];艦船電子工程;2005年04期
8 吳琳擁,李朝剛,汪學(xué)剛;基于ADSP-TS101的雷達脈沖壓縮處理機設(shè)計[J];現(xiàn)代電子技術(shù);2005年15期
9 謝民 ,高梅國 ,劉國滿;DSP互連技術(shù)的發(fā)展[J];電子產(chǎn)品世界;2004年Z1期
10 劉慧,林海虹,劉智;多核DSP的BootLoader程序的實現(xiàn)[J];電子技術(shù)應(yīng)用;2003年06期
中國重要會議論文全文數(shù)據(jù)庫 前1條
1 萬留進;宿紹瑩;陳曾平;;串行RapidIO互連技術(shù)研究與實現(xiàn)[A];全國第二屆信號處理與應(yīng)用學(xué)術(shù)會議?痆C];2008年
中國碩士學(xué)位論文全文數(shù)據(jù)庫 前8條
1 姚鑫東;基于多核DSP的實時雷達信號處理平臺設(shè)計[D];西安電子科技大學(xué);2014年
2 張穎川;多核數(shù)字信號處理平臺的設(shè)計與實現(xiàn)[D];西安電子科技大學(xué);2013年
3 張發(fā)兵;智能高效航跡處理算法研究[D];江蘇科技大學(xué);2012年
4 陳岳明;線性調(diào)頻脈沖壓縮相關(guān)技術(shù)研究[D];華中科技大學(xué);2008年
5 歐陽益民;高速數(shù)字圖像并行處理系統(tǒng)[D];電子科技大學(xué);2008年
6 王繼紅;基于MPI的三種數(shù)字信號變換算法的并行處理技術(shù)實現(xiàn)[D];哈爾濱工程大學(xué);2008年
7 申秋明;數(shù)字陣列雷達接收通道均衡技術(shù)研究與實現(xiàn)[D];電子科技大學(xué);2005年
8 張曉宇;高速短波相關(guān)跳頻通信系統(tǒng)研究[D];華中科技大學(xué);2005年
,本文編號:1291602
本文鏈接:http://sikaile.net/kejilunwen/xinxigongchenglunwen/1291602.html