X射線管測(cè)試臺(tái)脈沖波形采集系統(tǒng)
【文章頁數(shù)】:3 頁
【部分圖文】:
圖1系統(tǒng)框圖
系統(tǒng)采用FPGA控制高速ADC進(jìn)行脈沖波形采樣,采集參數(shù)主要有陰極正電壓、陰極負(fù)電壓、陰極電流、管電壓、管電流、燈絲電壓、燈絲電流等。由分壓器、互感器等一系列傳感器將采集到的高電壓、高電流轉(zhuǎn)化為弱電信號(hào),經(jīng)過信號(hào)調(diào)理、信號(hào)隔離等處理電路后送到采樣芯片的都是0~10V的電壓信號(hào)。A....
圖2信號(hào)隔離電路
網(wǎng)絡(luò)通信使用W5500芯片。W5500是一款全硬件TCP/IP嵌入式以太網(wǎng)控制器,集成了TCP/IP協(xié)議棧,內(nèi)嵌32K字節(jié)片上緩存,為嵌入式系統(tǒng)提供了更加簡易的聯(lián)網(wǎng)方案。提供了支持80MHz速率的SPI(外設(shè)串行接口),從而能夠更好地實(shí)現(xiàn)高速網(wǎng)絡(luò)通信。嵌入式軟件設(shè)計(jì)主要是針對(duì)FP....
圖3軟件架構(gòu)
嵌入式軟件設(shè)計(jì)主要是針對(duì)FPGA的程序設(shè)計(jì),分為兩方面:(1)ADC采樣程序;(2)NIOSII嵌入式軟核。軟件架構(gòu)如圖3所示。NIOSⅡ軟核采用哈佛結(jié)構(gòu),具有32位指令集,可以在設(shè)計(jì)階段根據(jù)實(shí)際的需求來增減外設(shè)的數(shù)量和種類[4]。程序中使用uCOSⅡ操作系統(tǒng),搶占式的運(yùn)行,使....
圖4陰極正高壓LabVIEW波形顯示
系統(tǒng)搭建完成后,進(jìn)行高壓測(cè)試。將上位機(jī)顯示的波形和示波器采集的波形進(jìn)行比較,發(fā)現(xiàn)兩者顯示數(shù)值有一定的偏差。經(jīng)過驗(yàn)證確定誤差為系統(tǒng)誤差,在上位機(jī)上開放系數(shù)修正窗口,進(jìn)行顯示數(shù)值修正。經(jīng)過修正后,從表1可看出陰極正高壓上位機(jī)顯示值與示波器測(cè)量值有較好的一致性,誤差控制在5‰以內(nèi),滿足....
本文編號(hào):3891528
本文鏈接:http://sikaile.net/kejilunwen/wulilw/3891528.html