機(jī)箱及PCB系統(tǒng)電磁屏蔽效能的分析
本文關(guān)鍵詞:機(jī)箱及PCB系統(tǒng)電磁屏蔽效能的分析
更多相關(guān)文章: 電磁兼容 電磁干擾 屏蔽機(jī)箱 屏蔽效能 PCB協(xié)同仿真
【摘要】:隨著電子產(chǎn)品的種類、數(shù)量明顯地增加,電子電路也日益復(fù)雜。電器及電子元器件設(shè)備逐漸運(yùn)用到了人們工作和生活的各個(gè)角落,在帶給人類便利的同時(shí),它們還產(chǎn)生了大量的電磁干擾(Electromagnetic Interference,EMI),使人類的電磁環(huán)境越來越嚴(yán)峻。為了避免電磁干擾的影響,通常可以采用電磁屏蔽(Electromagnetic Shielding)等方法,降低設(shè)備對(duì)其他設(shè)備或者人類的不良影響。本文以電磁兼容性理論為基礎(chǔ),用ANSYS的siwave、hfss等軟件探究機(jī)箱及高速PCB電磁屏蔽效能的分析,主要進(jìn)行了以下幾個(gè)方面的研究:1.根據(jù)電磁兼容的定義,利用機(jī)箱的電磁屏蔽技術(shù),通過改變機(jī)箱的孔槽形狀、機(jī)箱孔槽的個(gè)數(shù)、機(jī)箱的形狀,機(jī)箱的材料等參數(shù)設(shè)計(jì)機(jī)箱,使外面的設(shè)備降低受到電磁輻射的影響,可以正常的工作。2.分析了 8層實(shí)際PCB板的諧振特性,為了在不影響設(shè)備性能的前提下,降低設(shè)備對(duì)外部設(shè)備的輻射,可以選擇在電路板諧振頻率較強(qiáng)的位置處增加去耦電容等措施,降低實(shí)際的印制電路板(Printed Circuit Board,PCB)某處的諧振頻率,從而降低對(duì)外的電磁輻射能力,并仿真計(jì)算了高速PCB板的遠(yuǎn)近場(chǎng)特性。3.為了更加接近實(shí)際情況,本文在第1、2步研究的基礎(chǔ)上,采用8層實(shí)際的PCB板進(jìn)行電磁屏蔽仿真。由于設(shè)備中可能存在多塊PCB板的情況,本文將對(duì)多塊PCB板進(jìn)行電磁兼容的協(xié)同仿真,并研究多塊PCB板在不同位置處對(duì)機(jī)箱電磁屏蔽的影響,對(duì)實(shí)際機(jī)箱的設(shè)計(jì)有指導(dǎo)性意義。
【學(xué)位授予單位】:內(nèi)蒙古大學(xué)
【學(xué)位級(jí)別】:碩士
【學(xué)位授予年份】:2017
【分類號(hào)】:TN03
【參考文獻(xiàn)】
中國(guó)期刊全文數(shù)據(jù)庫 前10條
1 周澤倫;;帶孔縫箱體電磁屏蔽效能的研究[J];西安科技大學(xué)學(xué)報(bào);2016年01期
2 王媛媛;張凱;任占飛;;集成電路的電磁兼容性分析與設(shè)計(jì)研究[J];微型機(jī)與應(yīng)用;2014年07期
3 郭浩;范秋虎;梁婷;蘇長(zhǎng)青;;孔縫結(jié)構(gòu)對(duì)電磁屏蔽的影響[J];信息化研究;2013年06期
4 孟培雯;劉云飛;顧敏明;;機(jī)箱孔縫對(duì)電磁屏蔽效能的影響研究[J];現(xiàn)代電子技術(shù);2012年13期
5 李英杰;;帶孔縫機(jī)箱的屏蔽效能仿真研究[J];工業(yè)控制計(jì)算機(jī);2012年03期
6 郭華棟;;內(nèi)置金屬板機(jī)箱屏蔽效能研究[J];河北科技大學(xué)學(xué)報(bào);2011年S1期
7 安靜;武俊峰;吳一輝;;孔縫對(duì)內(nèi)置電路板殼體屏蔽效能的影響[J];微波學(xué)報(bào);2011年02期
8 劉韜;章蕾;曹麗萍;陳晨;;孔縫對(duì)電磁屏蔽效能的影響[J];電子元器件應(yīng)用;2010年07期
9 ;An improved model of Robinson equivalent circuit analytical model[J];Science China(Technological Sciences);2010年07期
10 汪柳平;高攸綱;;裝有電路板孔陣矩形腔對(duì)快上升前沿電磁脈沖的屏蔽效能[J];強(qiáng)激光與粒子束;2008年01期
中國(guó)博士學(xué)位論文全文數(shù)據(jù)庫 前1條
1 朱浩然;CSRR和EBG結(jié)構(gòu)用于高速混合電路系統(tǒng)噪聲抑制的理論與技術(shù)[D];上海交通大學(xué);2014年
中國(guó)碩士學(xué)位論文全文數(shù)據(jù)庫 前8條
1 姜攀;板級(jí)信號(hào)完整性、電源完整性和電磁干擾研究[D];內(nèi)蒙古大學(xué);2015年
2 韓明超;基于單天線架構(gòu)自適應(yīng)干擾消除技術(shù)的全雙工通信系統(tǒng)研究與實(shí)現(xiàn)[D];北京郵電大學(xué);2015年
3 孫冉;PCB電路與結(jié)構(gòu)的EMC協(xié)同仿真技術(shù)研究[D];西安電子科技大學(xué);2014年
4 劉澤宇;地面航空電臺(tái)電磁環(huán)境測(cè)試與干擾診斷研究[D];大連理工大學(xué);2014年
5 滑曉飛;電子設(shè)備電磁密封結(jié)構(gòu)屏蔽特性分析[D];電子科技大學(xué);2013年
6 楊古月;PCB板的電磁協(xié)同設(shè)計(jì)[D];哈爾濱工程大學(xué);2013年
7 吳賢;電子設(shè)備機(jī)箱的電磁屏蔽特性研究[D];電子科技大學(xué);2011年
8 彭海軍;電磁兼容抗擾度測(cè)試中的不確定度分析[D];北京郵電大學(xué);2009年
,本文編號(hào):1273886
本文鏈接:http://sikaile.net/shoufeilunwen/xixikjs/1273886.html