低軌衛(wèi)星通信中的LTE下行同步FPGA設(shè)計(jì)
【文章頁數(shù)】:94 頁
【學(xué)位級(jí)別】:碩士
【部分圖文】:
圖4.15時(shí)延驗(yàn)證仿真波形
CP檢測完成,由于輸入數(shù)據(jù)已經(jīng)進(jìn)行了頻偏補(bǔ)償,此時(shí)估計(jì)出的小數(shù)倍頻偏fraction_fo變?yōu)?。整個(gè)過程的時(shí)延在3ms以內(nèi),與時(shí)延分析的結(jié)果一致。圖4.15時(shí)延驗(yàn)證仿真波形
圖4.17PSS檢測模塊的仿真波形
圖4.17PSS檢測模塊的仿真波形圖4.18PSS檢測模塊的定時(shí)MSE-20-18-16-14-12-10-810-210-1100101102103104SNR(dB)MSE衛(wèi)星信道b衛(wèi)星信道a1衛(wèi)星信道b
圖4.21CP檢測模塊的仿真波形
o<sub>c</sub>p_type1CP類型o_fo_frac<sub>v</sub>alid1小數(shù)倍頻偏輸出使能信o_fo_fractional<sub>p</sub>art15小數(shù)倍頻偏模塊仿真是CP檢測模塊的Modelsim功能仿真波形。仿真輸入....
圖4.25頻偏補(bǔ)償模塊的仿真波形
第四章下行同步FPGA設(shè)計(jì)59圖4.25頻偏補(bǔ)償模塊的仿真波形4.6定時(shí)調(diào)整模塊模塊設(shè)計(jì)下圖4.26所示是定時(shí)調(diào)整模塊的實(shí)現(xiàn)架構(gòu)圖。寫地址子幀寫完子幀計(jì)數(shù)子幀個(gè)數(shù)寫地址生成移位相加讀地址生成移位相加讀地址乒乓緩存寫地址乒乓緩存讀地址子幀個(gè)數(shù)乒乓緩存輸入數(shù)據(jù)輸出數(shù)據(jù)....
本文編號(hào):4012326
本文鏈接:http://sikaile.net/kejilunwen/xinxigongchenglunwen/4012326.html