高速并行鏈路中均衡技術(shù)的研究和設(shè)計
發(fā)布時間:2024-01-31 05:40
隨著高速全鏈路的不斷發(fā)展,信號的數(shù)據(jù)率越來越高,鏈路中存在的信號完整性問題逐漸凸顯出來。如何在設(shè)計全鏈路初期就考慮系統(tǒng)的性能并指導(dǎo)鏈路的設(shè)計成為目前信號完整性方向上的重要內(nèi)容。研究高速傳輸?shù)男盘柤敖涌陔娐反嬖诘膯栴},然后根據(jù)這些問題引入均衡技術(shù)成為目前的一種趨勢。均衡技術(shù)主要的作用就是通過補償信號通過信道的高頻損耗,使得信號的高頻分量和低頻分量保持相對的平衡,從而使經(jīng)過信道的信號的拖尾變得平緩,降低高速信號中存在的符號間干擾。因此,通過選擇合理的均衡技術(shù)能夠有效的解決信號數(shù)據(jù)傳輸速率低和系統(tǒng)誤碼率較高的問題。本文分析了高速并行鏈路中存在的信號完整性問題,根據(jù)這些問題引入了均衡技術(shù),主要分為以下三種方式:前向反饋均衡(FFE)、連續(xù)時間線性均衡(CTLE)以及判決反饋均衡(DFE)。編寫了相應(yīng)的均衡算法并驗證了該算法的正確性。為了把均衡算法添加到模型中,研究了業(yè)界主流的IBIS-AMI模型,在EDA工具中搭建高速全鏈路,并在發(fā)送端和接收端添加IBIS-AMI模型實現(xiàn)均衡。EDA工具加載IBISAMI實現(xiàn)均衡的過程中,為了解決EDA工具中模型不兼容以及單端信號不能加載該模型的問題,本文提出...
【文章頁數(shù)】:89 頁
【學(xué)位級別】:碩士
【部分圖文】:
本文編號:3891061
【文章頁數(shù)】:89 頁
【學(xué)位級別】:碩士
【部分圖文】:
圖3.14仿真原理圖
圖3.17所示;3.對比步驟1和步驟2得到的眼圖。圖3.14仿真原理圖圖3.15未經(jīng)過均衡的眼圖
圖3.15未經(jīng)過均衡的眼圖
3.對比步驟1和步驟2得到的眼圖。圖3.14仿真原理圖圖3.15未經(jīng)過均衡的眼圖
圖3.16ADS仿真軟件
圖3.16ADS仿真軟件圖3.17CTLE均衡中的算法通過對圖3.15和圖3.16中眼圖的眼高和眼寬的數(shù)據(jù)測量得到下表3.1。表3.1ADS使用CTLE均衡和編寫CTLE算法對比
圖3.17CTLE均衡中的算法
圖3.17CTLE均衡中的算法過對圖3.15和圖3.16中眼圖的眼高和眼寬的數(shù)據(jù)測量得到下表3.1。表3.1ADS使用CTLE均衡和編寫CTLE算法對比
本文編號:3891061
本文鏈接:http://sikaile.net/kejilunwen/xinxigongchenglunwen/3891061.html
最近更新
教材專著