一種零中頻架構的多通道軟件無線電平臺設計
發(fā)布時間:2022-12-04 11:58
該文通過對多通道MIMO軟件無線SDR平臺的應用需求和技術指標的特性研究,設計了一種基于Zynq Ultra Scale+MPSOC系列FPGA和零中頻射頻集成芯片AD9361的多通道MIMO軟件無線電平臺解決方案,該文詳細介紹了射頻集成芯片AD9361和Ultra Scale+MPSOC的內(nèi)部原理和多通道MIMO軟件無線電平臺硬件架構設計,并基于該平臺開展了8PSK波形驗證,通過驗證結果表明,該平臺性能優(yōu)越具有較強的靈活性、開放性和易拓展性,滿足新一代軟件無線電平臺需求。
【文章頁數(shù)】:7 頁
【文章目錄】:
0 引言
1 硬件平臺架構
1.1 Zynq UltraScale+MPSOC處理器架構
1.2 AD9361射頻集成芯片結構
2 基于Zynq UltraScale+MPSOC和AD9361的多通道MIMO軟件無線電平臺硬件架構
(1)時鐘單元
(2)電源單元
(3)數(shù)字基帶單元
(4)射頻處理單元
3 算法驗證
3.1 研制平臺數(shù)據(jù)流程
3.2 8PSK調制算法
(1)符號映射
(2)符號旋轉
(3)脈沖成型
(4)FPGA實現(xiàn)
3.3 算法驗證
4 結論
【參考文獻】:
期刊論文
[1]基于ZYNQ-7000 FPGA和AD9361的軟件無線電平臺設計[J]. 張鵬輝,張翠翠,趙耀,徐興良. 實驗技術與管理. 2019(08)
[2]基于AD9371和Zynq UltraScale+MPSOC的多通道寬帶通信平臺[J]. 蘇兆忠. 電子質量. 2019(07)
[3]基于AD9361的MIMO系統(tǒng)平臺及其同步技術研究[J]. 宋靜亮. 電子質量. 2018(08)
本文編號:3708223
【文章頁數(shù)】:7 頁
【文章目錄】:
0 引言
1 硬件平臺架構
1.1 Zynq UltraScale+MPSOC處理器架構
1.2 AD9361射頻集成芯片結構
2 基于Zynq UltraScale+MPSOC和AD9361的多通道MIMO軟件無線電平臺硬件架構
(1)時鐘單元
(2)電源單元
(3)數(shù)字基帶單元
(4)射頻處理單元
3 算法驗證
3.1 研制平臺數(shù)據(jù)流程
3.2 8PSK調制算法
(1)符號映射
(2)符號旋轉
(3)脈沖成型
(4)FPGA實現(xiàn)
3.3 算法驗證
4 結論
【參考文獻】:
期刊論文
[1]基于ZYNQ-7000 FPGA和AD9361的軟件無線電平臺設計[J]. 張鵬輝,張翠翠,趙耀,徐興良. 實驗技術與管理. 2019(08)
[2]基于AD9371和Zynq UltraScale+MPSOC的多通道寬帶通信平臺[J]. 蘇兆忠. 電子質量. 2019(07)
[3]基于AD9361的MIMO系統(tǒng)平臺及其同步技術研究[J]. 宋靜亮. 電子質量. 2018(08)
本文編號:3708223
本文鏈接:http://sikaile.net/kejilunwen/wltx/3708223.html
最近更新
教材專著