一種零中頻架構(gòu)的多通道軟件無(wú)線電平臺(tái)設(shè)計(jì)
發(fā)布時(shí)間:2022-12-04 11:58
該文通過(guò)對(duì)多通道MIMO軟件無(wú)線SDR平臺(tái)的應(yīng)用需求和技術(shù)指標(biāo)的特性研究,設(shè)計(jì)了一種基于Zynq Ultra Scale+MPSOC系列FPGA和零中頻射頻集成芯片AD9361的多通道MIMO軟件無(wú)線電平臺(tái)解決方案,該文詳細(xì)介紹了射頻集成芯片AD9361和Ultra Scale+MPSOC的內(nèi)部原理和多通道MIMO軟件無(wú)線電平臺(tái)硬件架構(gòu)設(shè)計(jì),并基于該平臺(tái)開(kāi)展了8PSK波形驗(yàn)證,通過(guò)驗(yàn)證結(jié)果表明,該平臺(tái)性能優(yōu)越具有較強(qiáng)的靈活性、開(kāi)放性和易拓展性,滿足新一代軟件無(wú)線電平臺(tái)需求。
【文章頁(yè)數(shù)】:7 頁(yè)
【文章目錄】:
0 引言
1 硬件平臺(tái)架構(gòu)
1.1 Zynq UltraScale+MPSOC處理器架構(gòu)
1.2 AD9361射頻集成芯片結(jié)構(gòu)
2 基于Zynq UltraScale+MPSOC和AD9361的多通道MIMO軟件無(wú)線電平臺(tái)硬件架構(gòu)
(1)時(shí)鐘單元
(2)電源單元
(3)數(shù)字基帶單元
(4)射頻處理單元
3 算法驗(yàn)證
3.1 研制平臺(tái)數(shù)據(jù)流程
3.2 8PSK調(diào)制算法
(1)符號(hào)映射
(2)符號(hào)旋轉(zhuǎn)
(3)脈沖成型
(4)FPGA實(shí)現(xiàn)
3.3 算法驗(yàn)證
4 結(jié)論
【參考文獻(xiàn)】:
期刊論文
[1]基于ZYNQ-7000 FPGA和AD9361的軟件無(wú)線電平臺(tái)設(shè)計(jì)[J]. 張鵬輝,張翠翠,趙耀,徐興良. 實(shí)驗(yàn)技術(shù)與管理. 2019(08)
[2]基于AD9371和Zynq UltraScale+MPSOC的多通道寬帶通信平臺(tái)[J]. 蘇兆忠. 電子質(zhì)量. 2019(07)
[3]基于AD9361的MIMO系統(tǒng)平臺(tái)及其同步技術(shù)研究[J]. 宋靜亮. 電子質(zhì)量. 2018(08)
本文編號(hào):3708223
【文章頁(yè)數(shù)】:7 頁(yè)
【文章目錄】:
0 引言
1 硬件平臺(tái)架構(gòu)
1.1 Zynq UltraScale+MPSOC處理器架構(gòu)
1.2 AD9361射頻集成芯片結(jié)構(gòu)
2 基于Zynq UltraScale+MPSOC和AD9361的多通道MIMO軟件無(wú)線電平臺(tái)硬件架構(gòu)
(1)時(shí)鐘單元
(2)電源單元
(3)數(shù)字基帶單元
(4)射頻處理單元
3 算法驗(yàn)證
3.1 研制平臺(tái)數(shù)據(jù)流程
3.2 8PSK調(diào)制算法
(1)符號(hào)映射
(2)符號(hào)旋轉(zhuǎn)
(3)脈沖成型
(4)FPGA實(shí)現(xiàn)
3.3 算法驗(yàn)證
4 結(jié)論
【參考文獻(xiàn)】:
期刊論文
[1]基于ZYNQ-7000 FPGA和AD9361的軟件無(wú)線電平臺(tái)設(shè)計(jì)[J]. 張鵬輝,張翠翠,趙耀,徐興良. 實(shí)驗(yàn)技術(shù)與管理. 2019(08)
[2]基于AD9371和Zynq UltraScale+MPSOC的多通道寬帶通信平臺(tái)[J]. 蘇兆忠. 電子質(zhì)量. 2019(07)
[3]基于AD9361的MIMO系統(tǒng)平臺(tái)及其同步技術(shù)研究[J]. 宋靜亮. 電子質(zhì)量. 2018(08)
本文編號(hào):3708223
本文鏈接:http://sikaile.net/kejilunwen/wltx/3708223.html
最近更新
教材專著