基于數據驅動動態(tài)邏輯電路的桶形移位器設計
本文選題:數據驅動的動態(tài)邏輯電路 切入點:動態(tài)邏輯電路 出處:《微電子學》2014年06期 論文類型:期刊論文
【摘要】:介紹了一種新型數據驅動的動態(tài)邏輯電路。該電路去除了時鐘信號,利用適當的輸入數據來保持電路正確的邏輯操作;跀底烛寗拥膭討B(tài)邏輯電路,設計了一種新型低功耗、高性能的8位桶形移位器。仿真結果表明,在相同的工作頻率下,與基于傳統(tǒng)動態(tài)邏輯電路的8位桶形移位器相比,新型8位桶形移位器的版圖面積減少了40%,速度提高了17%,功耗-延遲積減少了14%。
[Abstract]:This paper introduces a new kind of dynamic logic circuit driven by data. The circuit removes clock signal and uses proper input data to keep the correct logic operation of the circuit. Based on the dynamic logic circuit driven by digital, a new type of low power consumption is designed. High performance 8-bit bucket shifter. Simulation results show that under the same operating frequency, compared with 8-bit bucket shifter based on traditional dynamic logic circuit, The new 8-bit bucket shifter reduces layout area by 40, increases speed by 17, and power-delay product by 14.
【作者單位】: 北京工業(yè)大學集成電路與系統(tǒng)研究室;
【基金】:國家自然科學基金資助項目(61204040,60976028) 教育部博士點基金資助項目(20121103120018) 北京市自然科學基金資助項目(123092) 北京市教育委員會科技計劃面上資助項目(JC002999201301)
【分類號】:TP332
【參考文獻】
相關期刊論文 前3條
1 汪金輝;宮娜;馮守博;段麗瑩;侯立剛;吳武臣;董利民;;亞65nm工藝新型p結構多米諾與門設計[J];半導體學報;2007年11期
2 汪金輝;宮娜;侯立剛;吳武臣;董利民;;低功耗、高性能多米諾電路電荷自補償技術[J];半導體學報;2008年07期
3 汪金輝;宮娜;耿淑琴;侯立剛;吳武臣;董利民;;45nm低功耗、高性能Zipper CMOS多米諾全加器設計[J];電子學報;2009年02期
【共引文獻】
相關期刊論文 前10條
1 汪金輝;宮娜;侯立剛;吳武臣;董利民;;低功耗、高性能多米諾電路電荷自補償技術[J];半導體學報;2008年07期
2 汪金輝;宮娜;耿淑琴;侯立剛;吳武臣;董利民;;45nm工藝pn混合下拉網絡多米諾異或門設計[J];半導體學報;2008年12期
3 汪金輝;宮娜;左磊;彭曉宏;吳武臣;;雙閾值多米諾或門性能估計及其工藝浮動下的適用性分析[J];電子學報;2010年11期
4 汪鵬君;李昆鵬;;基于電路三要素理論的三值絕熱加法器設計[J];電子學報;2011年05期
5 黃偉;張樹丹;許居衍;;一種利用夾層Ta難熔金屬提高NiSi薄膜熱穩(wěn)定性的新方法[J];電子學報;2011年11期
6 劉文斌;汪金輝;吳武臣;;45nm工藝下8管雙閾值SRAM單元的研究[J];微電子學;2012年04期
7 Yang Qiankun;Wang Pengjun;Zheng Xuesong;;DESIGN OF TERNARY COUNTER BASED ON ADIABATIC DOMINO CIRCUIT[J];Journal of Electronics(China);2013年01期
8 鄭雪松;汪鵬君;;三值絕熱多米諾可逆計數器設計[J];華東理工大學學報(自然科學版);2014年05期
9 李欣欣;汪金輝;彭曉宏;侯立剛;;低功耗多電源多地電壓多米諾電路[J];微型機與應用;2011年14期
10 汪鵬君;李昆鵬;梅鳳娜;陳耀武;;三值絕熱計數器的開關級設計[J];浙江大學學報(工學版);2011年08期
相關博士學位論文 前1條
1 徐輝;集成電路老化預測與容忍[D];合肥工業(yè)大學;2013年
相關碩士學位論文 前4條
1 李昆鵬;三值鐘控傳輸門絕熱邏輯電路設計[D];寧波大學;2010年
2 蘇麗;基于漏功耗減小技術的組合電路設計[D];寧波大學;2011年
3 冉帆;基于雙閾值電壓分配算法的芯片功耗優(yōu)化設計及研究[D];浙江大學;2014年
4 楊乾坤;三值絕熱多米諾電路研究[D];寧波大學;2013年
【二級參考文獻】
相關期刊論文 前4條
1 孫慧,李文宏,章倩苓;一種低功耗的高性能四路組相聯CMOS高速緩沖存儲器(英文)[J];半導體學報;2004年04期
2 王玲,溫東新,楊孝宗,蔣穎濤;一種基于時間限制條件的低功耗高層綜合設計方案(英文)[J];半導體學報;2005年02期
3 郭寶增;宮娜;汪金輝;;亞70nm CMOS工藝低漏電流、高噪聲容限的低功耗多輸入多米諾或門的設計(英文)[J];半導體學報;2006年05期
4 汪金輝;宮娜;馮守博;段麗瑩;侯立剛;吳武臣;董利民;;亞65nm工藝新型p結構多米諾與門設計[J];半導體學報;2007年11期
【相似文獻】
相關期刊論文 前10條
1 富鋼,富程;可編程邏輯電路實驗儀的開發(fā)[J];微處理機;2001年02期
2 劉宏忠,王新民,劉海峰;邏輯電路化簡方法的探討[J];河北大學學報(自然科學版);2004年03期
3 鄭榮良,朱愛萍;用于電動助力轉向系統(tǒng)的控制邏輯電路[J];江蘇大學學報(自然科學版);2004年03期
4 劉杰,韋永梅;鐘控判優(yōu)邏輯電路的研究[J];淮北煤炭師范學院學報(自然科學版);2005年03期
5 歐陽星明;胡青海;;基于有色Petri網的邏輯電路仿真模型設計[J];華中科技大學學報(自然科學版);2006年03期
6 張義國;羅文堅;王煦法;;基于免疫原理的邏輯電路設計算法[J];計算機工程與應用;2006年11期
7 程超;陳志華;楊帆;叢曉紅;;用邏輯電路擴展中斷口的實現[J];機械制造;2008年11期
8 李志強;陳漢武;徐寶文;李文騫;王佳佳;劉文杰;;量子可逆邏輯電路綜合的快速算法研究[J];計算機學報;2009年07期
9 ;世界邏輯電路發(fā)展現況[J];電子產品世界;2012年10期
10 呂坤;甘朝暉;;量子可逆邏輯電路自動合成的方法研究[J];計算機仿真;2012年12期
相關會議論文 前9條
1 趙駿;陳漢武;陳開中;肖芳英;;可逆邏輯電路多余門錯誤的檢測[A];全國第十三次光纖通信暨第十四屆集成光學學術會議論文集[C];2007年
2 莊保安;王鋒;顧樹棣;王煥玉;沈定力;;一種靈活快速的可編程多功能邏輯電路[A];第7屆全國核電子學與核探測技術學術年會論文集(二)[C];1994年
3 趙帆;姜巖峰;;基于深亞微米工藝的多米諾邏輯電路設計[A];2009通信理論與技術新發(fā)展——第十四屆全國青年通信學術會議論文集[C];2009年
4 陳開中;肖芳英;李志強;陳漢武;;基于群論的可逆邏輯電路綜合方法的研究[A];全國第十三次光纖通信暨第十四屆集成光學學術會議論文集[C];2007年
5 袁小龍;張文淵;郄利波;;一種新的邏輯電路初始劃分算法[A];計算機技術與應用進展——全國第17屆計算機科學與技術應用(CACIS)學術會議論文集(下冊)[C];2006年
6 陳婷婷;李哲英;;USB2.0數據傳輸環(huán)節(jié)邏輯電路低功耗設計[A];全國第十屆信號與信息處理、第四屆DSP應用技術聯合學術會議論文集[C];2006年
7 白德風;呂長志;張U,
本文編號:1567859
本文鏈接:http://sikaile.net/kejilunwen/jisuanjikexuelunwen/1567859.html