寬帶偵察接收機(jī)前端研制
發(fā)布時(shí)間:2020-12-21 01:25
現(xiàn)代電子戰(zhàn)中電磁信息越趨復(fù)雜,在敵我雙方的電子戰(zhàn)中,電磁頻譜偵察與反偵察也是日益激烈。電子戰(zhàn)中的接收機(jī)作為核心部分也是日益變化,不斷朝著復(fù)雜化、小型化、數(shù)字化方向發(fā)展。為了適應(yīng)軍事需求,電子戰(zhàn)中的偵察接收機(jī)的技術(shù)指標(biāo)也是面向?qū)拵Щ、高靈敏度,大動態(tài)范圍、實(shí)時(shí)性高等高指標(biāo)發(fā)展。本文首先介紹了寬帶偵察接收機(jī)的相關(guān)研究背景以及國內(nèi)外的發(fā)展動態(tài);然后對接收機(jī)的基本結(jié)構(gòu)和主要指標(biāo)進(jìn)行了簡要的闡述,并對常用的接收機(jī)結(jié)構(gòu)進(jìn)行了分析;接著給出了接收機(jī)的總體方案,同時(shí)對接收機(jī)的設(shè)計(jì)和實(shí)現(xiàn)進(jìn)行了詳細(xì)的介紹,主要包括射頻前端、上位機(jī)和下位機(jī)控制以及數(shù)字頻譜分析三部分;最后,對整個(gè)接收機(jī)進(jìn)行測試分析。射頻前端部分主要對一些關(guān)鍵模塊設(shè)計(jì)進(jìn)行介紹,包括開關(guān)電路、預(yù)選放大電路、增益控制電路、本振電路、上變頻電路、零中頻混頻電路、基帶放大及濾波電路等,再進(jìn)行詳細(xì)分析基礎(chǔ)上給出設(shè)計(jì)原理圖?刂撇糠种饕ㄏ挛粰C(jī)FPGA控制電路和上位機(jī)控制軟件。下位機(jī)FPGA主要設(shè)計(jì)串口通信模塊以及相關(guān)芯片的控制模塊,如鎖相環(huán)控制模塊、衰減器模塊和基帶控制模塊。上位機(jī)主要為了實(shí)現(xiàn)更好地人機(jī)交互,采用Visual Basic語言設(shè)計(jì)接收機(jī)...
【文章來源】:電子科技大學(xué)四川省 211工程院校 985工程院校 教育部直屬院校
【文章頁數(shù)】:78 頁
【學(xué)位級別】:碩士
【文章目錄】:
摘要
abstract
第一章 緒論
1.1 課題研究背景
1.2 國內(nèi)外研究現(xiàn)狀
1.3 論文的主要內(nèi)容和安排
第二章 接收機(jī)結(jié)構(gòu)和技術(shù)指標(biāo)
2.1 常用的接收機(jī)結(jié)構(gòu)
2.1.1 超外差接收機(jī)
2.1.2 鏡像抑制接收機(jī)
2.1.3 零中頻接收機(jī)
2.2 主要技術(shù)指標(biāo)
2.2.1 靈敏度
2.2.2 噪聲系數(shù)
2.2.3 動態(tài)范圍
2.3 本章小結(jié)
第三章 接收機(jī)設(shè)計(jì)實(shí)現(xiàn)
3.1 接收機(jī)系統(tǒng)指標(biāo)
3.2 接收機(jī)射頻前端設(shè)計(jì)
3.2.1 接收機(jī)前端總體方案
3.2.2 接收機(jī)單元電路設(shè)計(jì)
3.2.2.1 開關(guān)電路設(shè)計(jì)
3.2.2.2 預(yù)選放大電路設(shè)計(jì)
3.2.2.3 濾波器組設(shè)計(jì)
3.2.2.4 增益控制電路設(shè)計(jì)
3.2.2.5 本振電路設(shè)計(jì)
3.2.2.6 上變頻電路設(shè)計(jì)
3.2.2.7 零中頻混頻電路設(shè)計(jì)
3.2.2.8 基帶放大及濾波電路設(shè)計(jì)
3.2.2.9 電源電路設(shè)計(jì)
3.3 控制電路設(shè)計(jì)
3.3.1 下位機(jī)FPGA控制模塊
3.3.1.1 串口通信模塊
3.3.1.2 鎖相環(huán)控制模塊
3.3.1.3 數(shù)控衰減器控制模塊
3.3.1.4 基帶控制模塊
3.3.2 上位機(jī)控制模塊
3.3.2.1 MSComm控件的應(yīng)用
3.3.2.2 基礎(chǔ)功能模塊
3.3.2.3 數(shù)據(jù)處理模塊
3.3.2.4 上位機(jī)的測試
3.4 接收機(jī)數(shù)字部分設(shè)計(jì)
3.4.1 FFT頻譜分析模塊設(shè)計(jì)
3.4.1.1 FFT原理
3.4.1.2 FFT模塊
3.4.1.3 頻譜取模模塊
3.4.2 顯示模塊設(shè)計(jì)
3.5 PCB設(shè)計(jì)
3.5.1 PCB板層考慮
3.5.2 PCB布局
3.5.3 信號過孔
3.5.4 PCB版圖
3.6 本章小結(jié)
第四章 接收機(jī)測試
4.1 接收機(jī)射頻前端實(shí)物說明
4.2 硬件靜態(tài)測試
4.3 接收機(jī)指標(biāo)測試
4.3.1 頻率源測試
4.3.2 噪聲系數(shù)測試
4.3.3 放大器增益測試
4.3.4 IQ失配測試
4.3.5 中頻輸出測試
4.3.6 接收機(jī)數(shù)字頻譜測試
4.4 本章小結(jié)
第五章 總結(jié)與展望
5.1 本文總結(jié)
5.2 后續(xù)工作
致謝
參考文獻(xiàn)
攻碩期間取得的研究成果
本文編號:2928923
【文章來源】:電子科技大學(xué)四川省 211工程院校 985工程院校 教育部直屬院校
【文章頁數(shù)】:78 頁
【學(xué)位級別】:碩士
【文章目錄】:
摘要
abstract
第一章 緒論
1.1 課題研究背景
1.2 國內(nèi)外研究現(xiàn)狀
1.3 論文的主要內(nèi)容和安排
第二章 接收機(jī)結(jié)構(gòu)和技術(shù)指標(biāo)
2.1 常用的接收機(jī)結(jié)構(gòu)
2.1.1 超外差接收機(jī)
2.1.2 鏡像抑制接收機(jī)
2.1.3 零中頻接收機(jī)
2.2 主要技術(shù)指標(biāo)
2.2.1 靈敏度
2.2.2 噪聲系數(shù)
2.2.3 動態(tài)范圍
2.3 本章小結(jié)
第三章 接收機(jī)設(shè)計(jì)實(shí)現(xiàn)
3.1 接收機(jī)系統(tǒng)指標(biāo)
3.2 接收機(jī)射頻前端設(shè)計(jì)
3.2.1 接收機(jī)前端總體方案
3.2.2 接收機(jī)單元電路設(shè)計(jì)
3.2.2.1 開關(guān)電路設(shè)計(jì)
3.2.2.2 預(yù)選放大電路設(shè)計(jì)
3.2.2.3 濾波器組設(shè)計(jì)
3.2.2.4 增益控制電路設(shè)計(jì)
3.2.2.5 本振電路設(shè)計(jì)
3.2.2.6 上變頻電路設(shè)計(jì)
3.2.2.7 零中頻混頻電路設(shè)計(jì)
3.2.2.8 基帶放大及濾波電路設(shè)計(jì)
3.2.2.9 電源電路設(shè)計(jì)
3.3 控制電路設(shè)計(jì)
3.3.1 下位機(jī)FPGA控制模塊
3.3.1.1 串口通信模塊
3.3.1.2 鎖相環(huán)控制模塊
3.3.1.3 數(shù)控衰減器控制模塊
3.3.1.4 基帶控制模塊
3.3.2 上位機(jī)控制模塊
3.3.2.1 MSComm控件的應(yīng)用
3.3.2.2 基礎(chǔ)功能模塊
3.3.2.3 數(shù)據(jù)處理模塊
3.3.2.4 上位機(jī)的測試
3.4 接收機(jī)數(shù)字部分設(shè)計(jì)
3.4.1 FFT頻譜分析模塊設(shè)計(jì)
3.4.1.1 FFT原理
3.4.1.2 FFT模塊
3.4.1.3 頻譜取模模塊
3.4.2 顯示模塊設(shè)計(jì)
3.5 PCB設(shè)計(jì)
3.5.1 PCB板層考慮
3.5.2 PCB布局
3.5.3 信號過孔
3.5.4 PCB版圖
3.6 本章小結(jié)
第四章 接收機(jī)測試
4.1 接收機(jī)射頻前端實(shí)物說明
4.2 硬件靜態(tài)測試
4.3 接收機(jī)指標(biāo)測試
4.3.1 頻率源測試
4.3.2 噪聲系數(shù)測試
4.3.3 放大器增益測試
4.3.4 IQ失配測試
4.3.5 中頻輸出測試
4.3.6 接收機(jī)數(shù)字頻譜測試
4.4 本章小結(jié)
第五章 總結(jié)與展望
5.1 本文總結(jié)
5.2 后續(xù)工作
致謝
參考文獻(xiàn)
攻碩期間取得的研究成果
本文編號:2928923
本文鏈接:http://sikaile.net/kejilunwen/jingguansheji/2928923.html
最近更新
教材專著