基于LVDS高速高可靠性數(shù)據(jù)傳輸存儲(chǔ)系統(tǒng)設(shè)計(jì)
【文章頁數(shù)】:5 頁
【部分圖文】:
圖1存儲(chǔ)設(shè)備系統(tǒng)圖
系統(tǒng)主要分為3部分,由采集、主控和供電組成.采集主要是采集6路模擬信號、起飛信號和2路數(shù)字量,并將模擬量和數(shù)字量進(jìn)行混合編幀;主控主要實(shí)現(xiàn)數(shù)據(jù)的傳輸和混合編幀信號的存儲(chǔ),還要實(shí)現(xiàn)與地面的讀數(shù)裝置實(shí)時(shí)通信;供電系統(tǒng)主要是為存儲(chǔ)裝置供電,實(shí)現(xiàn)各部分的正常工作.系統(tǒng)....
圖2LVDS硬件電路
在LVDS硬件設(shè)計(jì)中,本系統(tǒng)采用TI公司的芯片組DS92LV1023/DS92LV1224,并且接入驅(qū)動(dòng)器CLC001和均衡器CLC014[6],具體硬件電路圖如圖2所示.當(dāng)DS92LV1023將并行數(shù)據(jù)轉(zhuǎn)成串行數(shù)據(jù)時(shí),為了使信號增強(qiáng),采用驅(qū)動(dòng)芯片CLC001實(shí)現(xiàn)信....
圖3FLASH內(nèi)部結(jié)構(gòu)
表2FLSAH地址Tab.2FLSAHAddressI/O0I/O1I/O2I/O3I/O4I/O5I/O6I/O71CycleA0A1A2A3A4A5A6A72CycleA8A9A10A11A12LLL3Cycle....
圖4FLASH擦除具體流程
根據(jù)FLASH的內(nèi)部結(jié)構(gòu)和芯片資料,可以得出FLASH分為擦除、編程和讀取.因?yàn)镕LASH出廠的時(shí)候本身自帶有無效塊,所以每次進(jìn)行邏輯運(yùn)算時(shí)都要對FLASH每一塊的前兩頁進(jìn)行檢查,讀取數(shù)據(jù)與FF進(jìn)行對比,如果是與FF相等,則是有效塊,可以進(jìn)行編程和讀取,否則則是....
本文編號:3905182
本文鏈接:http://sikaile.net/kejilunwen/hangkongsky/3905182.html