數(shù)字帶寬交替采集系統(tǒng)的誤差校正算法研究及實(shí)現(xiàn)
發(fā)布時(shí)間:2023-03-14 21:02
超寬帶高速數(shù)據(jù)采集在通信、雷達(dá)及測(cè)試儀器等多個(gè)領(lǐng)域有著重要應(yīng)用,但系統(tǒng)帶寬和采樣率受限于放大器及模數(shù)轉(zhuǎn)換器等器件,突破帶寬和采樣率指標(biāo)成為亟需解決的難題。而近年來提出的DBI技術(shù)可以同時(shí)提高帶寬和采樣率,突破了單片ADC和單輸入通道對(duì)采樣率和帶寬的限制,正逐漸在寬帶高速數(shù)據(jù)采集系統(tǒng)占據(jù)一席之地。時(shí)間交替并行采樣能提高采樣率,但無法提升輸入帶寬。數(shù)字帶寬交替并行采樣能同時(shí)突破器件對(duì)帶寬和采樣率的限制,但各子帶間的多種誤差會(huì)降低采樣性能,子帶數(shù)增多會(huì)增加誤差校準(zhǔn)難度。在不過多增加子帶數(shù)的前提下實(shí)現(xiàn)極高采樣率,需將兩種并行采樣技術(shù)結(jié)合。在目前器件條件下,國(guó)內(nèi)實(shí)現(xiàn)的高速數(shù)據(jù)采集與國(guó)外尚有較大差距,技術(shù)手段上也以研究TIADC為主,未能同時(shí)突破采樣率和帶寬的限制。目前針對(duì)DBI結(jié)構(gòu)本身的理論研究成果仍然相對(duì)較少,對(duì)DBI結(jié)構(gòu)的誤差校正方法研究也進(jìn)展緩慢。因此在目前芯片資源有限的情況下,利用DBI技術(shù)研發(fā)的數(shù)據(jù)采集系統(tǒng)可以滿足國(guó)內(nèi)高帶寬數(shù)據(jù)采集系統(tǒng)的迫切需求,對(duì)于我國(guó)電子系統(tǒng)的的發(fā)展具有深遠(yuǎn)的研究意義。本論文基于DBI-TIADC混合結(jié)構(gòu)的超高速采集系統(tǒng),對(duì)其中的關(guān)鍵數(shù)字信號(hào)處理模塊進(jìn)行研究與實(shí)現(xiàn)...
【文章頁(yè)數(shù)】:73 頁(yè)
【學(xué)位級(jí)別】:碩士
【文章目錄】:
摘要
abstract
第一章 緒論
1.1 研究背景
1.2 國(guó)內(nèi)外研究現(xiàn)狀
1.2.1 寬帶高速采集研究現(xiàn)狀
1.2.2 數(shù)字帶寬交替技術(shù)研究現(xiàn)狀
1.3 本文主要研究?jī)?nèi)容與創(chuàng)新
1.4 本論文的結(jié)構(gòu)安排
第二章 數(shù)字帶寬交替采集系統(tǒng)總體方案
2.1 超高速采集技術(shù)
2.2 混合結(jié)構(gòu)超高速采集系統(tǒng)整體方案
2.3 數(shù)據(jù)處理模塊整體方案
2.4 本章小結(jié)
第三章 數(shù)字上變頻技術(shù)研究與實(shí)現(xiàn)
3.1 數(shù)字上變頻原理概述
3.1.1 數(shù)字上變頻基本原理
3.1.2 混頻方式的選擇
3.1.3 數(shù)控振蕩器
3.2 模數(shù)本振同步方案設(shè)計(jì)
3.3 數(shù)字上變頻模塊的FPGA實(shí)現(xiàn)
3.4 本章小結(jié)
第四章 并行FIR數(shù)字濾波器設(shè)計(jì)與實(shí)現(xiàn)
4.1 FIR數(shù)字濾波器基本原理
4.1.1 直接型結(jié)構(gòu)
4.1.2 級(jí)聯(lián)型結(jié)構(gòu)
4.1.3 線性相位FIR結(jié)構(gòu)
4.1.4 多相實(shí)現(xiàn)
4.2 FIR數(shù)字濾波器的并行處理結(jié)構(gòu)
4.3 兩路并行FIR數(shù)字濾波器的FPGA實(shí)現(xiàn)
4.4 本章小結(jié)
第五章 ⅡR數(shù)字濾波器設(shè)計(jì)與實(shí)現(xiàn)
5.1 ⅡR數(shù)字濾波器基本原理
5.1.1 ⅡR數(shù)字濾波器的頻率特性
5.1.2 ⅡR數(shù)字濾波器的常用實(shí)現(xiàn)結(jié)構(gòu)
5.2 ⅡR數(shù)字濾波器的FPGA實(shí)現(xiàn)
5.2.1 有限字長(zhǎng)效應(yīng)下ⅡR數(shù)字濾波器系數(shù)的處理
5.2.2 ⅡR數(shù)字濾波器的速度提升
5.3 本章小結(jié)
第六章 系統(tǒng)測(cè)試及驗(yàn)證
6.1 系統(tǒng)采樣率測(cè)試
6.2 系統(tǒng)帶寬測(cè)試
6.3 模數(shù)本振同步驗(yàn)證
6.4 ⅡR濾波器驗(yàn)證
第七章 總結(jié)與展望
致謝
參考文獻(xiàn)
攻讀碩士學(xué)位期間取得的成果
本文編號(hào):3762743
【文章頁(yè)數(shù)】:73 頁(yè)
【學(xué)位級(jí)別】:碩士
【文章目錄】:
摘要
abstract
第一章 緒論
1.1 研究背景
1.2 國(guó)內(nèi)外研究現(xiàn)狀
1.2.1 寬帶高速采集研究現(xiàn)狀
1.2.2 數(shù)字帶寬交替技術(shù)研究現(xiàn)狀
1.3 本文主要研究?jī)?nèi)容與創(chuàng)新
1.4 本論文的結(jié)構(gòu)安排
第二章 數(shù)字帶寬交替采集系統(tǒng)總體方案
2.1 超高速采集技術(shù)
2.2 混合結(jié)構(gòu)超高速采集系統(tǒng)整體方案
2.3 數(shù)據(jù)處理模塊整體方案
2.4 本章小結(jié)
第三章 數(shù)字上變頻技術(shù)研究與實(shí)現(xiàn)
3.1 數(shù)字上變頻原理概述
3.1.1 數(shù)字上變頻基本原理
3.1.2 混頻方式的選擇
3.1.3 數(shù)控振蕩器
3.2 模數(shù)本振同步方案設(shè)計(jì)
3.3 數(shù)字上變頻模塊的FPGA實(shí)現(xiàn)
3.4 本章小結(jié)
第四章 并行FIR數(shù)字濾波器設(shè)計(jì)與實(shí)現(xiàn)
4.1 FIR數(shù)字濾波器基本原理
4.1.1 直接型結(jié)構(gòu)
4.1.2 級(jí)聯(lián)型結(jié)構(gòu)
4.1.3 線性相位FIR結(jié)構(gòu)
4.1.4 多相實(shí)現(xiàn)
4.2 FIR數(shù)字濾波器的并行處理結(jié)構(gòu)
4.3 兩路并行FIR數(shù)字濾波器的FPGA實(shí)現(xiàn)
4.4 本章小結(jié)
第五章 ⅡR數(shù)字濾波器設(shè)計(jì)與實(shí)現(xiàn)
5.1 ⅡR數(shù)字濾波器基本原理
5.1.1 ⅡR數(shù)字濾波器的頻率特性
5.1.2 ⅡR數(shù)字濾波器的常用實(shí)現(xiàn)結(jié)構(gòu)
5.2 ⅡR數(shù)字濾波器的FPGA實(shí)現(xiàn)
5.2.1 有限字長(zhǎng)效應(yīng)下ⅡR數(shù)字濾波器系數(shù)的處理
5.2.2 ⅡR數(shù)字濾波器的速度提升
5.3 本章小結(jié)
第六章 系統(tǒng)測(cè)試及驗(yàn)證
6.1 系統(tǒng)采樣率測(cè)試
6.2 系統(tǒng)帶寬測(cè)試
6.3 模數(shù)本振同步驗(yàn)證
6.4 ⅡR濾波器驗(yàn)證
第七章 總結(jié)與展望
致謝
參考文獻(xiàn)
攻讀碩士學(xué)位期間取得的成果
本文編號(hào):3762743
本文鏈接:http://sikaile.net/kejilunwen/dianzigongchenglunwen/3762743.html
最近更新
教材專著