VXI高速示波器模塊數(shù)字系統(tǒng)設計
發(fā)布時間:2022-11-05 17:34
21世紀是科技飛速發(fā)展的時代,科技的發(fā)展推動著電子行業(yè)高頻電路的應用更加廣泛,也推動著高速示波器的市場應用更加廣闊。且工程師對功能強大的示波器的需求越來越多,各大廠家都在努力增加示波器的功能。因此本課題主要針對高速示波器數(shù)字系統(tǒng)模塊功能的研究。本課題是以VXI總線示波器模塊為平臺,對VXI總線接口電路、觸發(fā)和數(shù)據存儲、隨機等效采樣技術進行深入的研究。主要工作包括以下幾個部分:(1)VXI總線接口電路設計。在自動測試領域中,基于總線方式的虛擬儀器平臺的出現(xiàn)很大程度上簡化開發(fā)難度,對于總線的研究非常重要。該部分主要研究VXI總線接口的設計原理和實現(xiàn)方法,對VXI總線寄存器基和消息基接口技術進行了研究,給出了VXI總線硬件電路和邏輯電路的設計方案。(2)觸發(fā)和數(shù)據存儲設計。該部分包含的觸發(fā)源有通道觸發(fā)、外觸發(fā)、VXI總線觸發(fā)等,采用邊沿觸發(fā)、脈寬觸發(fā)、ARM觸發(fā)和碼型觸發(fā)等多種觸發(fā)類型。存儲深度是示波器的一個重要指標,它代表了示波器能夠連續(xù)存儲波形的能力。存儲容量大的示波器能夠觀察到更多的波形。本課題主要研究DDR3 SDRAM內存條的控制邏輯,控制器主要實現(xiàn)數(shù)據從DDR3的正確讀寫。此外利...
【文章頁數(shù)】:78 頁
【學位級別】:碩士
【文章目錄】:
摘要
abstract
第一章 緒論
1.1 課題背景與意義
1.2 國內外研究趨勢和現(xiàn)狀
1.3 課題任務和主要工作
1.4 論文結構安排
第二章 數(shù)字系統(tǒng)總體設計
2.1 總體方案設計
2.2 VXI總線接口電路設計
2.3 觸發(fā)和數(shù)據存儲設計
2.4 隨機等效采樣設計
2.5 本章小結
第三章 VXI總線接口電路設計
3.1 VXI總線簡介
3.2 VXI總線接口電路硬件設計
3.2.1 物理接口設計
3.2.2 邏輯接口設計
3.3 本章小結
第四章 觸發(fā)和數(shù)據存儲設計
4.1 觸發(fā)電路設計
4.1.1 觸發(fā)源選擇
4.1.2 觸發(fā)方式設計
4.2 數(shù)據存儲設計
4.2.1 存儲電路設計
4.2.2 DDR3 控制器設計
4.3 分段存儲設計
4.3.1 分段存儲方案選擇
4.3.2 分段存儲模塊設計
4.4 本章小結
第五章 隨機等效采樣控制電路設計
5.1 時間測量模塊的優(yōu)化
5.1.1 脈沖展寬電路誤差分析
5.1.2 時間測量分段擬合
5.2 等效采樣電路邏輯控制優(yōu)化
5.2.1 等效采樣控制邏輯電路
5.2.2 采集存儲控制流程優(yōu)化
5.3 本章小結
第六章 數(shù)字系統(tǒng)調試與測試
6.1 硬件電路總體調試
6.2 數(shù)字系統(tǒng)驗證
第七章 結束語
7.1 本課題主要貢獻
7.2 工作展望
致謝
參考文獻
攻讀碩士學位期間取得的成果
附錄
【參考文獻】:
期刊論文
[1]一種基于FPGA進位鏈的時間數(shù)字轉換器[J]. 王巍,周浩,熊拼搏,李雙巧,楊皓,楊正琳,袁軍. 微電子學. 2016(06)
[2]基于并行結構的隨機等效時間采樣技術研究與實現(xiàn)[J]. 邱渡裕,田書林,葉芃,潘卉青,曾浩. 儀器儀表學報. 2014(07)
[3]一種數(shù)字存儲示波器智能觸發(fā)技術研究[J]. 曾浩,王厚軍,潘卉青,葉芃. 儀表技術與傳感器. 2010(06)
[4]9000系列示波器分段存儲技術應用探討[J]. 劉建平. 電子設計應用. 2010(01)
[5]數(shù)字存儲示波器中觸發(fā)電路的FPGA設計與實現(xiàn)[J]. 李世文,潘中良. 中國儀器儀表. 2009(03)
[6]500Msps任意波形發(fā)生器VXI消息基接口設計[J]. 劉利,田書林,劉科. 國外電子測量技術. 2007(12)
博士論文
[1]寬帶等效取樣示波器關鍵技術研究[D]. 邱渡裕.電子科技大學 2015
碩士論文
[1]高清晰數(shù)字示波器的采集與存儲模塊硬件設計[D]. 李康平.電子科技大學 2018
[2]5GSPS示波器采集存儲模塊設計[D]. 羅騫.電子科技大學 2016
[3]高速碼型與極窄脈沖合成模塊設計[D]. 徐宗健.電子科技大學 2016
[4]基于VXI總線的數(shù)字存儲示波器模塊的設計[D]. 艾天鵬.山東大學 2015
[5]VXI總線四通道數(shù)據采集及處理模塊研制[D]. 劉霆.哈爾濱工業(yè)大學 2015
[6]數(shù)字示波器硬件實時波形錄制和分析功能設計[D]. 謝岳文.電子科技大學 2014
[7]具有分段存儲功能的數(shù)字三維示波器研究[D]. 李為.電子科技大學 2014
[8]高分辨率時間間隔測量技術研究與實現(xiàn)[D]. 劉杰.西安電子科技大學 2013
[9]基于等效采樣的數(shù)字存儲示波器的設計與實現(xiàn)[D]. 趙偉.西安電子科技大學 2012
本文編號:3703032
【文章頁數(shù)】:78 頁
【學位級別】:碩士
【文章目錄】:
摘要
abstract
第一章 緒論
1.1 課題背景與意義
1.2 國內外研究趨勢和現(xiàn)狀
1.3 課題任務和主要工作
1.4 論文結構安排
第二章 數(shù)字系統(tǒng)總體設計
2.1 總體方案設計
2.2 VXI總線接口電路設計
2.3 觸發(fā)和數(shù)據存儲設計
2.4 隨機等效采樣設計
2.5 本章小結
第三章 VXI總線接口電路設計
3.1 VXI總線簡介
3.2 VXI總線接口電路硬件設計
3.2.1 物理接口設計
3.2.2 邏輯接口設計
3.3 本章小結
第四章 觸發(fā)和數(shù)據存儲設計
4.1 觸發(fā)電路設計
4.1.1 觸發(fā)源選擇
4.1.2 觸發(fā)方式設計
4.2 數(shù)據存儲設計
4.2.1 存儲電路設計
4.2.2 DDR3 控制器設計
4.3 分段存儲設計
4.3.1 分段存儲方案選擇
4.3.2 分段存儲模塊設計
4.4 本章小結
第五章 隨機等效采樣控制電路設計
5.1 時間測量模塊的優(yōu)化
5.1.1 脈沖展寬電路誤差分析
5.1.2 時間測量分段擬合
5.2 等效采樣電路邏輯控制優(yōu)化
5.2.1 等效采樣控制邏輯電路
5.2.2 采集存儲控制流程優(yōu)化
5.3 本章小結
第六章 數(shù)字系統(tǒng)調試與測試
6.1 硬件電路總體調試
6.2 數(shù)字系統(tǒng)驗證
第七章 結束語
7.1 本課題主要貢獻
7.2 工作展望
致謝
參考文獻
攻讀碩士學位期間取得的成果
附錄
【參考文獻】:
期刊論文
[1]一種基于FPGA進位鏈的時間數(shù)字轉換器[J]. 王巍,周浩,熊拼搏,李雙巧,楊皓,楊正琳,袁軍. 微電子學. 2016(06)
[2]基于并行結構的隨機等效時間采樣技術研究與實現(xiàn)[J]. 邱渡裕,田書林,葉芃,潘卉青,曾浩. 儀器儀表學報. 2014(07)
[3]一種數(shù)字存儲示波器智能觸發(fā)技術研究[J]. 曾浩,王厚軍,潘卉青,葉芃. 儀表技術與傳感器. 2010(06)
[4]9000系列示波器分段存儲技術應用探討[J]. 劉建平. 電子設計應用. 2010(01)
[5]數(shù)字存儲示波器中觸發(fā)電路的FPGA設計與實現(xiàn)[J]. 李世文,潘中良. 中國儀器儀表. 2009(03)
[6]500Msps任意波形發(fā)生器VXI消息基接口設計[J]. 劉利,田書林,劉科. 國外電子測量技術. 2007(12)
博士論文
[1]寬帶等效取樣示波器關鍵技術研究[D]. 邱渡裕.電子科技大學 2015
碩士論文
[1]高清晰數(shù)字示波器的采集與存儲模塊硬件設計[D]. 李康平.電子科技大學 2018
[2]5GSPS示波器采集存儲模塊設計[D]. 羅騫.電子科技大學 2016
[3]高速碼型與極窄脈沖合成模塊設計[D]. 徐宗健.電子科技大學 2016
[4]基于VXI總線的數(shù)字存儲示波器模塊的設計[D]. 艾天鵬.山東大學 2015
[5]VXI總線四通道數(shù)據采集及處理模塊研制[D]. 劉霆.哈爾濱工業(yè)大學 2015
[6]數(shù)字示波器硬件實時波形錄制和分析功能設計[D]. 謝岳文.電子科技大學 2014
[7]具有分段存儲功能的數(shù)字三維示波器研究[D]. 李為.電子科技大學 2014
[8]高分辨率時間間隔測量技術研究與實現(xiàn)[D]. 劉杰.西安電子科技大學 2013
[9]基于等效采樣的數(shù)字存儲示波器的設計與實現(xiàn)[D]. 趙偉.西安電子科技大學 2012
本文編號:3703032
本文鏈接:http://sikaile.net/kejilunwen/dianlilw/3703032.html