計(jì)算機(jī)組成與結(jié)構(gòu)目錄_計(jì)算機(jī)組成與結(jié)構(gòu)(第5版)(清華大學(xué)計(jì)算機(jī)系列教材)
本文關(guān)鍵詞:計(jì)算機(jī)組成與結(jié)構(gòu),由筆耕文化傳播整理發(fā)布。
計(jì)算機(jī)組成與結(jié)構(gòu)(第5版)(清華大學(xué)計(jì)算機(jī)系列教材) 準(zhǔn)備讀(0 人),正在讀(0 人), 已讀過(0人)
(共有0 條用戶評論 | | 寫評論)
您可以用以下幾種方式找到此商品
固態(tài)硬盤火力全開--超高速SSD應(yīng)用詳解與技巧
¥31.20
計(jì)算機(jī)組成與結(jié)構(gòu)(第5版)(清華大學(xué)計(jì)算機(jī)系列教材)
與此 1 件拍檔商品一同購買
總定價(jià):¥35.00
總廣購價(jià):¥29.80
請至少保留一件商品。
《計(jì)算機(jī)組成與結(jié)構(gòu)(第5版)(清華大學(xué)計(jì)算機(jī)系列教材)》內(nèi)容簡介
《計(jì)算機(jī)組成與結(jié)構(gòu)(第5版)》共分12章。第1章~第10章主要論述計(jì)算機(jī)的基本組成原理和結(jié)構(gòu),內(nèi)容包括數(shù)制和碼制,基本邏輯部件,構(gòu)成計(jì)算機(jī)系統(tǒng)的中央處理器(cpu)、存儲器系統(tǒng)以及輸入輸出(i/o)系統(tǒng)等。第11章討論了計(jì)算機(jī)系統(tǒng)和基于互聯(lián)網(wǎng)的應(yīng)用。第12章介紹了計(jì)算機(jī)硬件技術(shù)的發(fā)展及其實(shí)施基礎(chǔ)。
《計(jì)算機(jī)組成與結(jié)構(gòu)(第5版)》可作為理工科大學(xué)生學(xué)習(xí)“計(jì)算機(jī)組成與結(jié)構(gòu)”課程或“計(jì)算機(jī)組成原理”課程的教材,,也可供計(jì)算機(jī)研發(fā)和應(yīng)用領(lǐng)域的工程技術(shù)人員參考。
《計(jì)算機(jī)組成與結(jié)構(gòu)(第5版)(清華大學(xué)計(jì)算機(jī)系列教材)》目錄
目錄回到頂部↑《計(jì)算機(jī)組成與結(jié)構(gòu)(第5版)》
第1章 計(jì)算機(jī)系統(tǒng)概論
1.1 計(jì)算機(jī)的誕生和發(fā)展
1.2 計(jì)算機(jī)的硬件
1.3 計(jì)算機(jī)的軟件
1.4 計(jì)算機(jī)網(wǎng)絡(luò)基礎(chǔ)
習(xí)題
第2章 計(jì)算機(jī)的邏輯部件
2.1 計(jì)算機(jī)中常用的組合邏輯電路
2.1.1 三態(tài)電路
2.1.2 異或門及其應(yīng)用
2.1.3 加法器
2.1.4 譯碼器
2.1.5 數(shù)據(jù)選擇器
2.2 時(shí)序邏輯電路
2.2.1 觸發(fā)器
2.2.2 寄存器和移位寄存器
2.2.3 計(jì)數(shù)器
2.3 陣列邏輯電路
2.3.1 只讀存儲器(rom)
.2.3.2 可編程序邏輯陣列(pla)
2.3.3 可編程序陣列邏輯(pal)
2.3.4 通用陣列邏輯(gal)
2.3.5 門陣列(ga)、宏單元陣列(mca)和標(biāo)準(zhǔn)單元陣列(sca)
2.3.6 現(xiàn)場可編程序門陣列(fpga)
習(xí)題
第3章 運(yùn)算方法和運(yùn)算部件
3.1 數(shù)據(jù)的表示方法和轉(zhuǎn)換
3.1.1 數(shù)值型數(shù)據(jù)的表示和轉(zhuǎn)換
3.1.2 十進(jìn)制數(shù)的編碼與運(yùn)算
3.2 帶符號的二進(jìn)制數(shù)據(jù)在計(jì)算機(jī)中的表示方法及加減法運(yùn)算
3.2.1 原碼、補(bǔ)碼、反碼及其加減法運(yùn)算
3.2.2 加減法運(yùn)算的溢出處理
3.2.3 定點(diǎn)數(shù)和浮點(diǎn)數(shù)
3.3 二進(jìn)制乘法運(yùn)算
3.3.1 定點(diǎn)數(shù)一位乘法
3.3.2 定點(diǎn)數(shù)二位乘法
3.3.3 陣列乘法器
3.4 二進(jìn)制除法運(yùn)算
3.4.1 定點(diǎn)除法運(yùn)算
3.4.2 提高除法運(yùn)算速度的方法舉例
3.5 浮點(diǎn)數(shù)的運(yùn)算方法
3.5.1 浮點(diǎn)數(shù)的加減法運(yùn)算
3.5.2 浮點(diǎn)數(shù)的乘除法運(yùn)算
3.6 運(yùn)算部件
3.7 數(shù)據(jù)校驗(yàn)碼
3.7.1 奇偶校驗(yàn)碼
3.7.2 海明校驗(yàn)碼
3.7.3 循環(huán)冗余校驗(yàn)(crc)碼
習(xí)題
第4章 主存儲器
4.1 主存儲器分類、技術(shù)指標(biāo)和基本操作
4.2 讀/寫存儲器
4.3 非易失性半導(dǎo)體存儲器
4.4 存儲器的組成與控制
4.5 多體交叉存儲器
習(xí)題
第5章 指令系統(tǒng)
5.1 指令系統(tǒng)的發(fā)展
5.2 指令格式
5.2.1 指令格式
5.2.2 指令操作碼的擴(kuò)展技術(shù)
5.2.3 指令長度與數(shù)據(jù)字長的關(guān)系
5.3 尋址方式
5.4 指令類型
5.4.1 指令的分類及功能
5.4.2 雙字長運(yùn)算(子程序舉例)
5.4.3 指令系統(tǒng)的兼容性
5.5 精簡指令系統(tǒng)計(jì)算機(jī)(risc)和復(fù)雜指令系統(tǒng)計(jì)算機(jī)(cisc)
5.5.1 cisc的特點(diǎn)
5.5.2 risc的產(chǎn)生與發(fā)展
5.5.3 risc的特點(diǎn)
5.6 指令系統(tǒng)舉例
5.6.1 sparc的指令系統(tǒng)
5.6.2 pentium微處理器指令系統(tǒng)
5.7 機(jī)器語言、匯編語言和高級語言
習(xí)題
第6章 中央處理器
6.1 控制器的組成
6.1.1 控制器的功能
6.1.2 控制器的組成
6.1.3 指令執(zhí)行過程(運(yùn)算器與控制器配合)
6.2 微程序控制計(jì)算機(jī)的基本工作原理
6.2.1 微程序控制的基本概念
6.2.2 實(shí)現(xiàn)微程序控制的基本原理
6.3 微程序設(shè)計(jì)技術(shù)
6.3.1 微指令控制字段的編譯法
6.3.2 微程序流的控制
6.3.3 微指令格式
6.3.4 微程序控制存儲器和動態(tài)微程序設(shè)計(jì)
6.3.5 微程序設(shè)計(jì)語言
6.4 硬布線控制的計(jì)算機(jī)
6.4.1 時(shí)序與節(jié)拍
6.4.2 操作控制信號的產(chǎn)生
6.4.3 硬布線控制器的組成
6.4.4 硬布線控制邏輯設(shè)計(jì)中的若干問題
6.4.5 控制器的控制方式
6.5 流水線工作原理
6.6 cpu舉例
6.6.1 risc的cpu
6.6.2 pentium微處理器
6.7 計(jì)算機(jī)的供電
習(xí)題
第7章 存儲系統(tǒng)
7.1 存儲系統(tǒng)的層次結(jié)構(gòu)
7.2 高速緩沖存儲器(cache)
7.2.1 cache工作原理
7.2.2 cache組織
7.2.3 多層次cache
7.3 虛擬存儲器
7.3.1 主存-輔存層次信息傳送單位和存儲管理
7.3.2 頁式虛擬存儲器
7.3.3 段頁式虛擬存儲器
7.3.4 虛擬存儲器工作的全過程
7.3.5 存儲管理部件(mmu)
7.4 相聯(lián)存儲器
7.5 存儲保護(hù)
習(xí)題
第8章 輔助存儲器
8.1 磁表面存儲器的種類與技術(shù)指標(biāo)
8.2 磁記錄原理與記錄方式
8.2.1 磁記錄原理
8.2.2 磁記錄介質(zhì)與磁頭
8.2.3 磁記錄方式
8.3 磁盤存儲器
8.3.1 磁盤存儲器的種類及基本結(jié)構(gòu)
8.3.2 硬磁盤驅(qū)動器(hdd)及硬磁盤控制器(hdc)
8.3.3 磁盤cache
8.3.4 磁盤陣列存儲器
8.4 磁帶存儲器
8.4.1 磁帶機(jī)的結(jié)構(gòu)
8.4.2 循環(huán)冗余校驗(yàn)碼(crc)
8.4.3 磁帶機(jī)的進(jìn)展情況
8.5 光盤存儲器
8.5.1 光盤存儲器種類
8.5.2 光盤存儲器的組成和讀寫原理
8.6 固態(tài)盤
習(xí)題
第9章 輸入輸出(i/o)設(shè)備
9.1 外部設(shè)備概述
9.2 輸入設(shè)備
9.2.1 鍵盤
9.2.2 光筆、圖形板和畫筆(或游動標(biāo))輸入
9.2.3 鼠標(biāo)、跟蹤球和操作桿輸入
9.2.4 觸摸屏
9.2.5 圖像輸入設(shè)備(攝像機(jī)、攝像頭和數(shù)碼相機(jī))
9.2.6 條形碼
9.2.7 光學(xué)字符識別(ocr)技術(shù)和語音文字輸入系統(tǒng)
9.3 輸出設(shè)備——顯示器
9.3.1 顯示技術(shù)中的有關(guān)術(shù)語
9.3.2 顯示設(shè)備種類
9.3.3 圖形和圖像顯示
9.4 輸出設(shè)備——打印機(jī)
9.4.1 點(diǎn)陣針式打印機(jī)
9.4.2 激光打印機(jī)
9.4.3 噴墨打印機(jī)
9.4.4 熱轉(zhuǎn)印打字機(jī)
9.4.5 打印機(jī)的發(fā)展趨勢
9.5 漢字處理技術(shù)
9.5.1 漢字編碼標(biāo)準(zhǔn)
9.5.2 漢字的輸入方法
9.5.3 漢字的存儲
9.5.4 漢字的輸出
習(xí)題
第10章 輸入輸出(i/?o)系統(tǒng)
10.1 輸入輸出(i/o)系統(tǒng)概述
10.1.1 輸入輸出設(shè)備的編址及設(shè)備控制器的基本功能
10.1.2 i/o設(shè)備數(shù)據(jù)傳送控制方式
10.2 程序中斷輸入輸出方式
10.2.1 中斷的作用、產(chǎn)生和響應(yīng)
10.2.2 中斷處理
10.2.3 程序中斷設(shè)備接口的組成和工作原理
10.3 dma輸入輸出方式
10.3.1 dma的3種工作方式
10.3.2 dma控制器組成
10.3.3 dma的數(shù)據(jù)傳送過程
10.4 i/o通道控制方式
10.5 總線結(jié)構(gòu)
10.5.1 總線類型
10.5.2 總線組成
10.5.3 微機(jī)總線
10.6 外設(shè)接口
10.6.1 ata (ide)和sata接口
10.6.2 scsi、sas和iscsi接口
10.6.3 光纖通道和infiniband
10.6.4 pcmcia
10.6.5 串行通信接口usb和ieee 1394
10.6.6 pentium處理器外圍接口(芯片組)介紹
10.7 網(wǎng)絡(luò)存儲——san和nas
習(xí)題
第11章 計(jì)算機(jī)系統(tǒng)和基于互聯(lián)網(wǎng)的應(yīng)用
11.1 操作系統(tǒng)
11.1.1 管理計(jì)算機(jī)系統(tǒng)中的硬件資源
11.1.2 支持應(yīng)用程序和人機(jī)對話
11.2 計(jì)算機(jī)網(wǎng)絡(luò)
11.2.1 互聯(lián)網(wǎng)(internet)層次結(jié)構(gòu)
11.2.2 網(wǎng)絡(luò)操作系統(tǒng)
11.2.3 實(shí)現(xiàn)計(jì)算機(jī)網(wǎng)絡(luò)的硬件與技術(shù)
11.2.4 internet的應(yīng)用
11.3 客戶機(jī)/服務(wù)器結(jié)構(gòu)和瀏覽器/服務(wù)器結(jié)構(gòu)
11.4 物聯(lián)網(wǎng)
11.5 數(shù)據(jù)中心
11.6 云計(jì)算
11.6.1 基本概念
11.6.2 云種類
11.6.3 云計(jì)算關(guān)鍵技術(shù)
習(xí)題
第12章 計(jì)算機(jī)系統(tǒng)硬件技術(shù)的發(fā)展及其實(shí)施基礎(chǔ)
12.1 計(jì)算機(jī)系統(tǒng)的性能評測
12.2 微機(jī)和微處理器的普及和發(fā)展
12.2.1 微機(jī)和微處理器
12.2.2 嵌入式計(jì)算機(jī)和片上系統(tǒng)
12.2.3 智能卡和射頻識別(rfid)標(biāo)簽
12.3 提高計(jì)算機(jī)系統(tǒng)性能的措施與實(shí)現(xiàn)
12.3.1 服務(wù)器的結(jié)構(gòu)
12.3.2 超級標(biāo)量處理機(jī)、超級流水線處理機(jī)和超長指令字處理機(jī)
12.3.3 向量處理機(jī)
12.3.4 多處理機(jī)系統(tǒng)
12.4 計(jì)算機(jī)硬件設(shè)計(jì)和實(shí)現(xiàn)導(dǎo)論
12.4.1 計(jì)算機(jī)硬件的總體設(shè)計(jì)
12.4.2 集成電路設(shè)計(jì)過程和vhdl
12.4.3 電子設(shè)計(jì)自動化(eda)
習(xí)題
習(xí)題答案
參考文獻(xiàn)
購買過本書的顧客還買過
PSOC4技術(shù)與應(yīng)用
多處理器編程的藝術(shù)
計(jì)算機(jī)電路基礎(chǔ)與維修高手
本文關(guān)鍵詞:計(jì)算機(jī)組成與結(jié)構(gòu),由筆耕文化傳播整理發(fā)布。
本文編號:121721
本文鏈接:http://sikaile.net/wenshubaike/xxkj/121721.html