天堂国产午夜亚洲专区-少妇人妻综合久久蜜臀-国产成人户外露出视频在线-国产91传媒一区二区三区

數(shù)字電子技術(shù)及應(yīng)用教程課件下載

發(fā)布時(shí)間:2016-05-13 15:04

  本文關(guān)鍵詞:數(shù)字電子技術(shù)及應(yīng)用教程,由筆耕文化傳播整理發(fā)布。


數(shù)字電子技術(shù)及應(yīng)用教程課件

安全檢測(cè):瑞星:安全 諾頓:安全 卡巴:安全

資料簡(jiǎn)介

數(shù)字電子技術(shù)及應(yīng)用教程課件
第1章 邏輯代數(shù)基礎(chǔ)知識(shí)
1.1 數(shù)字電路概述
1.1.1 數(shù)字信號(hào)與數(shù)字電路
1.1.2 數(shù)字電路的特點(diǎn)
1.1.3 數(shù)字電路的優(yōu)點(diǎn)
1.1.4 數(shù)字電路的分類
1.1.5 數(shù)字電路的典型應(yīng)用
1.2 數(shù)制與編碼
1.2.1 數(shù)制
1.2.2 不同進(jìn)制數(shù)之間的相互轉(zhuǎn)換
1.2.3 編碼
1.3 邏輯代數(shù)基礎(chǔ)
1.3.1 邏輯代數(shù)的基本概念與基本運(yùn)算
1.3.2 幾種常用的復(fù)合邏輯運(yùn)算
1.3.3 邏輯函數(shù)的相等
1.4 邏輯代數(shù)中的基本公式、定理和規(guī)則
1.4.1 基本公式
1.4.2 邏輯代數(shù)中的基本規(guī)則
1.5 邏輯函數(shù)的化簡(jiǎn)
1.5.1 邏輯函數(shù)的標(biāo)準(zhǔn)與或式和最簡(jiǎn)表達(dá)式
1.5.2 邏輯函數(shù)的公式化簡(jiǎn)法
1.5.3 邏輯函數(shù)的圖形化簡(jiǎn)法
1.5.4 具有約束的邏輯函數(shù)的化簡(jiǎn)
1.6 邏輯函數(shù)的表示方法及其相互之間的轉(zhuǎn)換
1.6.1 邏輯函數(shù)的幾種表示方法
1.6.2 5種表示方法的轉(zhuǎn)換

第2章 集成門電路
2.1 概述
2.1.1 邏輯門電路的概念
2.1.2 正邏輯與負(fù)邏輯
2.1.3 分立門電路和集成門電路
2.2 半導(dǎo)體器件的開(kāi)關(guān)特性
2.2.1 二極管的開(kāi)關(guān)特性
2.2.2 三極管的開(kāi)關(guān)特性
2.2.3 場(chǎng)效應(yīng)管的開(kāi)關(guān)特性
2.3 分立元器件門電路
2.3.1 二極管與門和或門
2.3.2 三極管非門
2.4 TTL集成門電路
2.4.1 TTL與非門
2.4.2 TTL與非門電路的主要外部特性
2.4.3 TTL反相器、或非門、與門、或門、與或非門和異或門
2.4.4 TTL集電極開(kāi)路門和三態(tài)門
2.4.5 其他雙極型集成電路
2.4.6 TTL電路產(chǎn)品系列和主要參數(shù)
2.5 CMOS集成門電路
2.5.1 CMOS門電路的構(gòu)成
2.5.2 CMOS漏極開(kāi)路門、三態(tài)門和傳輸門
2.5.3 CMOS門電路的主要外部特性
2.5.4 CMOS電路產(chǎn)品系列和主要參數(shù)
2.6 集成電路使用中應(yīng)注意的幾個(gè)問(wèn)題

第3章 組合邏輯電路
3.1 概述
3.2 組合邏輯電路的分析與設(shè)計(jì)方法
3.2.1 組合邏輯電路的基本分析方法
3.2.2 組合邏輯電路的基本設(shè)計(jì)方法
3.3 加法器和數(shù)值比較器
3.3.1 加法器
3.3.2 數(shù)值比較器
3.4 編碼器和譯碼器
3.4.1 編碼器
3.4.2 譯碼器
3.5 數(shù)據(jù)選擇器和分配器
3.5.1 數(shù)據(jù)選擇器
3.5.2 數(shù)據(jù)分配器
3.6 組合邏輯電路中的競(jìng)爭(zhēng)冒險(xiǎn)
3.6.1 競(jìng)爭(zhēng)冒險(xiǎn)現(xiàn)象及原因
3.6.2 冒險(xiǎn)現(xiàn)象的判斷
3.6.3 消除競(jìng)爭(zhēng)冒險(xiǎn)的方法
3.7 組合邏輯電路應(yīng)用設(shè)計(jì)舉例
應(yīng)用舉例1:1位十進(jìn)制加法器
應(yīng)用舉例2:3個(gè)4位數(shù)值的最小值選擇器

第4章 觸發(fā)器
4.1 概述
4.2 基本RS觸發(fā)器
4.2.1 電路結(jié)構(gòu)及功能特點(diǎn)
4.2.2 集成基本RS觸發(fā)器
4.3 同步觸發(fā)器
4.3.1 同步RS觸發(fā)器
4.3.2 同步JK觸發(fā)器
4.3.3 同步D觸發(fā)器
4.3.4 同步觸發(fā)器存在的問(wèn)題
4.4 無(wú)空翻觸發(fā)器
4.4.1 主從觸發(fā)器
4.4.2 邊沿D觸發(fā)器
4.4.3 邊沿JK觸發(fā)器
4.5 觸發(fā)器邏輯功能轉(zhuǎn)換和電氣特性
4.6 常用集成觸發(fā)器及其應(yīng)用舉例
應(yīng)用舉例1:2/3分頻電路
應(yīng)用舉例2:簡(jiǎn)易定時(shí)電路

第5章 時(shí)序邏輯電路
5.1 概述
5.1.1 時(shí)序邏輯電路的特點(diǎn)
.1.2 時(shí)序邏輯電路的分類
5.2 時(shí)序邏輯電路的基本分析和設(shè)計(jì)方法
5.2.1 時(shí)序邏輯電路的基本分析方法
5.2.2 時(shí)序邏輯電路的基本設(shè)計(jì)方法
5.3 計(jì)數(shù)器
5.3.1 計(jì)數(shù)器的特點(diǎn)和分類
5.3.2 二進(jìn)制計(jì)數(shù)器
5.3.3 十進(jìn)制計(jì)數(shù)器
5.3.4 N進(jìn)制計(jì)數(shù)器
5.4 寄存器
5.4.1 寄存器的主要特點(diǎn)和分類
5.4.2 基本寄存器
5.4.3 移位寄存器
5.5 順序脈沖發(fā)生器
5.5.1 計(jì)數(shù)型順序脈沖發(fā)生器
5.5.2 移位型順序脈沖發(fā)生器
5.6 時(shí)序邏輯電路應(yīng)用舉例
應(yīng)用舉例1:電子密碼鎖
應(yīng)用舉例2:停車場(chǎng)進(jìn)出車輛統(tǒng)計(jì)器

第6章 脈沖產(chǎn)生與整形電路
6.1 概述
6.2 施密特觸發(fā)器
6.2.1 由555定時(shí)器構(gòu)成的施密特觸發(fā)器
6.2.2 由邏輯門電路構(gòu)成的施密特觸發(fā)器
6.2.3 集成施密特觸發(fā)器
6.2.4 施密特觸發(fā)器的應(yīng)用
6.3 多諧振蕩器
6.3.1 由555定時(shí)器構(gòu)成的多諧振蕩器
6.3.2 由邏輯門電路構(gòu)成的多諧振蕩器
6.3.3 石英晶體多諧振蕩器
6.3.4 多諧振蕩器的應(yīng)用
6.4 單穩(wěn)態(tài)觸發(fā)器
6.4.1 由555定時(shí)器構(gòu)成的單穩(wěn)態(tài)觸發(fā)器
6.4.2 由邏輯門電路構(gòu)成的單穩(wěn)態(tài)觸發(fā)器
6.4.3 集成單穩(wěn)態(tài)觸發(fā)器
6.4.4 單穩(wěn)態(tài)觸發(fā)器的應(yīng)用

第7章 數(shù)模與模數(shù)轉(zhuǎn)換電路
7.1 概述
7.2 數(shù)模轉(zhuǎn)換器
7.2.1 數(shù)模轉(zhuǎn)換原理和一般組成
7.2.2 權(quán)電阻網(wǎng)絡(luò)DAC
.2.3 R-2R倒T型電阻網(wǎng)絡(luò)DAC
7.2.4 DAC的轉(zhuǎn)換精度、速度和主要參數(shù)
7.2.5 集成DAC及其應(yīng)用舉例
7.3 模數(shù)轉(zhuǎn)換器
7.3.1 模數(shù)轉(zhuǎn)換的一般步驟和取樣定理
7.3.2 并聯(lián)比較型ADC
7.3.3 逐次漸近型ADC
7.3.4 雙積分型ADC
7.3.5 ADC的轉(zhuǎn)換精度和轉(zhuǎn)換速度
7.3.6 集成ADC及其應(yīng)用舉例

第8章 半導(dǎo)體存儲(chǔ)器和可編程邏輯器件
8.1 概述
8.2 只讀存儲(chǔ)器
8.2.1 ROM的結(jié)構(gòu)及工作原理
8.2.2 ROM應(yīng)用舉例及容量擴(kuò)展
8.3 隨機(jī)存取存儲(chǔ)器
8.3.1 RAM的結(jié)構(gòu)及存儲(chǔ)單元
8.3.2 RAM存儲(chǔ)容量的擴(kuò)展
8.4 可編程邏輯器件簡(jiǎn)介
8.4.1 可編程陣列邏輯器件
8.4.2 可編程通用陣列邏輯器件
8.4.3 復(fù)雜的可編程邏輯器件
8.4.4 現(xiàn)場(chǎng)可編程門陣列

第9章 可編程邏輯器件的應(yīng)用
9.1 概述
9.1.1 現(xiàn)代數(shù)字系統(tǒng)設(shè)計(jì)方法簡(jiǎn)介
9.1.2 現(xiàn)代數(shù)字系統(tǒng)的設(shè)計(jì)步驟
9.2 可編程邏輯器件的基礎(chǔ)知識(shí)
9.2.1 MAX+plusⅡ軟件的使用
9.2.2 VHDL語(yǔ)言的基礎(chǔ)知識(shí)
9.3 組合邏輯電路的設(shè)計(jì)
9.3.1 譯碼器
9.3.2 選擇器和加法器
9.4 時(shí)序邏輯電路的設(shè)計(jì)
9.4.1 觸發(fā)器
9.4.2 計(jì)數(shù)器、分頻器
9.4.3 寄存器、順序脈沖發(fā)生器
9.5 數(shù)字應(yīng)用設(shè)計(jì)舉例

第10章 數(shù)字電路應(yīng)用設(shè)計(jì)舉例

資料文件預(yù)覽

共1文件夾,10個(gè)文件,文件總大小:3.59MB,壓縮后大。2.10MB

  • 數(shù)字電子技術(shù)及應(yīng)用教程課件
  • 下載地址

  • [ 數(shù)字電子技術(shù)及應(yīng)用教程課件下載 ]     (需要: 20 個(gè)學(xué)海幣)     如何賺學(xué)海幣
  • 資料評(píng)論

    注意事項(xiàng)

    下載FAQ:
    Q: 為什么我下載的文件打不開(kāi)?
    A: 本站所有資源如無(wú)特殊說(shuō)明,解壓密碼都是,如果無(wú)法解壓,,請(qǐng)下載最新的WinRAR軟件。
    Q: 我的學(xué)海幣不多了,如何獲取學(xué)海幣?
    A: 上傳優(yōu)質(zhì)資源可以獲取學(xué)海幣,詳細(xì)見(jiàn)學(xué)海幣規(guī)則。
    Q: 為什么我下載不了,但學(xué)海幣卻被扣了?
    A: 由于下載人數(shù)眾多,下載服務(wù)器做了并發(fā)的限制。請(qǐng)稍后再試,48小時(shí)內(nèi)多次下載不會(huì)重復(fù)扣學(xué)海幣。
    下載本文件意味著您已經(jīng)同意遵守以下協(xié)議
    1. 文件的所有權(quán)益歸上傳用戶所有。
    2. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
    3. 學(xué)海網(wǎng)僅提供交流平臺(tái),并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
    4. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
    5. 本站不保證提供的下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。


      本文關(guān)鍵詞:數(shù)字電子技術(shù)及應(yīng)用教程,由筆耕文化傳播整理發(fā)布。



    本文編號(hào):44940

    資料下載
    論文發(fā)表

    本文鏈接:http://sikaile.net/wenshubaike/mishujinen/44940.html


    Copyright(c)文論論文網(wǎng)All Rights Reserved | 網(wǎng)站地圖 |

    版權(quán)申明:資料由用戶666e7***提供,本站僅收錄摘要或目錄,作者需要?jiǎng)h除請(qǐng)E-mail郵箱bigeng88@qq.com