基于FPGA的安檢采集傳輸系統(tǒng)設(shè)計
本文關(guān)鍵詞:基于FPGA的安檢采集傳輸系統(tǒng)設(shè)計
更多相關(guān)文章: 安檢 USB 以太網(wǎng) FPGA Nios II
【摘要】:近年來,無論是從國際形式還是國內(nèi)發(fā)展狀況來看,安檢設(shè)備已經(jīng)成為保證人們公共安全,維護國家利益的主要設(shè)備。隨著社會公共安全意識的提高,人們對安檢設(shè)備的各方面的要求都在不斷地提高。其中安檢采集傳輸系統(tǒng)性能的改善是安檢技術(shù)的關(guān)鍵。本設(shè)計是基于FPGA的安檢采集傳輸系統(tǒng)設(shè)計,是將安檢機的X探測器檢測到的信號通過AD7667進行模數(shù)轉(zhuǎn)換后送入FPGA進行相應的存儲處理,然后將數(shù)據(jù)通過USB控制芯片CY7C68013A或以太網(wǎng)控制芯片DM9000A送入PC機。數(shù)據(jù)傳到PC機上后,對于通過USB送來的數(shù)據(jù)采用CYPRESS官方提供的“EZ-USB Control Panel”上位機軟件對數(shù)據(jù)進行讀取;而對于通過以太網(wǎng)送至上位機的數(shù)據(jù),采用“wireshark”抓包工具對以太網(wǎng)數(shù)據(jù)進行抓取分析。系統(tǒng)的設(shè)計分為硬件電路設(shè)計和軟件編程設(shè)計兩部分。硬件電路主要包括電源模塊、AD采集模塊、USB傳輸模塊和以太網(wǎng)通訊模塊,及FPGA的外圍電路的設(shè)計。軟件的開發(fā)平臺主要采用的是Quartus II和Nios II,用戶可以根據(jù)自己的需求來進行軟核的設(shè)計和添加,同時可以用C和VHDL完成程序的設(shè)計和編寫,使設(shè)計變得靈活簡單。
【學位授予單位】:北華航天工業(yè)學院
【學位級別】:碩士
【學位授予年份】:2017
【分類號】:TP274.2;D631.44
【參考文獻】
中國期刊全文數(shù)據(jù)庫 前10條
1 李德明;徐慶富;李長俊;;基于NIOS Ⅱ處理器的USB雙向數(shù)據(jù)傳輸系統(tǒng)[J];計算機測量與控制;2014年08期
2 鄧海兵;;基于FPGA的高速數(shù)據(jù)采集及處理系統(tǒng)[J];電子產(chǎn)品可靠性與環(huán)境試驗;2013年S1期
3 杜玉曉;張浩騰;陳汶育;黃學彬;蔡振典;卓杰;;基于FPGA的高速多通道實時同步采集傳輸系統(tǒng)的設(shè)計與實現(xiàn)[J];廣東工業(yè)大學學報;2013年03期
4 弓有輝;;淺談以太網(wǎng)中MAC地址與IP地址的關(guān)系[J];信息技術(shù);2013年08期
5 薛昊;佘勇;姚振東;李運洪;;基于MicroBlaze和DM9000A的以太網(wǎng)接口設(shè)計[J];通信技術(shù);2013年02期
6 安震;張會新;;基于PCI總線與FPGA多通道信號采集傳輸系統(tǒng)的設(shè)計[J];科學技術(shù)與工程;2013年03期
7 程惠;任勇峰;王強;董小娜;;基于FPGA的多通道數(shù)據(jù)采集電路的設(shè)計及實現(xiàn)[J];電測與儀表;2013年01期
8 于強;;基于FPGA的數(shù)據(jù)采集電路設(shè)計[J];通信電源技術(shù);2012年03期
9 程軍鋒;;MAC地址和IP地址在網(wǎng)絡中的應用[J];安徽電子信息職業(yè)技術(shù)學院學報;2012年02期
10 何毅華;易清明;石敏;;低成本網(wǎng)絡數(shù)據(jù)傳輸存儲系統(tǒng)的FPGA實現(xiàn)[J];計算機應用;2009年12期
,本文編號:1277851
本文鏈接:http://sikaile.net/shoufeilunwen/shuoshibiyelunwen/1277851.html