天堂国产午夜亚洲专区-少妇人妻综合久久蜜臀-国产成人户外露出视频在线-国产91传媒一区二区三区

當(dāng)前位置:主頁 > 社科論文 > 邏輯論文 >

一種基于FPGA的便攜式邏輯分析儀的設(shè)計與實(shí)現(xiàn)

發(fā)布時間:2021-07-02 09:11
  邏輯分析儀是一種常用的數(shù)據(jù)信號測試儀器。在各種數(shù)字系統(tǒng)軟硬件的調(diào)試測試,檢查故障以及性能分析中,它可以用于檢測數(shù)字電路工作中的邏輯信號,并儲存后用波形等方式直觀地表示出來,便于設(shè)計人員進(jìn)行檢測,從而分析在電路設(shè)計中出現(xiàn)的錯誤。在數(shù)字電路的調(diào)試中,通常需要同時測試多路信號的波形,分析它們之間的邏輯關(guān)系。示波器一般只能夠檢測兩路信號波形,在許多數(shù)字系統(tǒng)的研究中,往往需要同時觀察多路數(shù)據(jù)信號的時序關(guān)系,而有時信號不是周期性的,只使用示波器往往無法完整的了解信號之間的關(guān)系,因而要使用邏輯分析儀。邏輯分析儀是數(shù)據(jù)信號分析儀器中最有效、最典型的儀器之一。但是從上世紀(jì)七十年代邏輯分析儀出現(xiàn)至今,它的普及程度卻一直不高,百分之三十以上的數(shù)字系統(tǒng)設(shè)計人員不使用邏輯分析儀,主要的原因之一在于它的價格比較高。本文針對目前的卡式虛擬邏輯分析儀必須與電腦配合使用的缺點(diǎn),利用FPGA技術(shù)實(shí)時性、可重構(gòu)性以及穩(wěn)定性好的優(yōu)勢并結(jié)合常用的VGA顯示技術(shù),使用Verilog HDL硬件描述語言設(shè)計實(shí)現(xiàn)了一種簡易的邏輯分析儀。此邏輯分析儀支持三種采樣模式,十種不同的采樣頻率;并且具有六個采樣通道,每一個通道均支持上升沿或下... 

【文章來源】:云南大學(xué)云南省 211工程院校

【文章頁數(shù)】:59 頁

【學(xué)位級別】:碩士

【文章目錄】:
摘要
Abstract
第一章 緒論
    1.1 研究相關(guān)背景
    1.2 國內(nèi)外研究現(xiàn)狀及發(fā)展趨勢
    1.3 論文主要工作及創(chuàng)新
    1.4 論文結(jié)構(gòu)
第二章 相關(guān)技術(shù)概述
    2.1 FPGA技術(shù)介紹
        2.1.1 FPGA技術(shù)的特點(diǎn)
        2.1.2 FPGA技術(shù)的優(yōu)勢
        2.1.3 FPGA的設(shè)計流程
    2.2 邏輯分析儀的介紹
        2.2.1 邏輯分析儀的結(jié)構(gòu)
    2.3 VGA技術(shù)介紹
第三章 設(shè)計開發(fā)環(huán)境
    3.1 軟件平臺
        3.1.1 Quartus Ⅱ 8.0設(shè)計流程
        3.1.2 Verilog HDL硬件描述語言
    3.2 硬件平臺
第四章 基于FPGA的邏輯分析儀詳細(xì)設(shè)計
    4.1 功能需求
    4.2 系統(tǒng)設(shè)計總體結(jié)構(gòu)
        4.2.1 系統(tǒng)同步模塊
        4.2.2 采樣模塊
        4.2.3 VGA顯示控制模塊
    4.3 系統(tǒng)綜合
第五章 系統(tǒng)實(shí)現(xiàn)與性能測試
    5.1 系統(tǒng)的實(shí)現(xiàn)
    5.2 系統(tǒng)的測試
        5.2.1 測試系統(tǒng)的搭建
        5.2.2 系統(tǒng)的測試步驟
    5.3 測試分析及系統(tǒng)性能評估
第六章 總結(jié)與展望
    6.1 總結(jié)
    6.2 展望
參考文獻(xiàn)
致謝


【參考文獻(xiàn)】:
期刊論文
[1]FPGA器件設(shè)計技術(shù)發(fā)展綜述[J]. 楊海鋼,孫嘉斌,王慰.  電子與信息學(xué)報. 2010(03)
[2]基于虛擬儀器架構(gòu)的電子測量工作站設(shè)計[J]. 肖浩,李錦濤,羅海勇,朱珍民,趙德海,李婷婷.  計算機(jī)工程. 2008(14)
[3]基于FPGA的ATM層與適配層的設(shè)計與實(shí)現(xiàn)[J]. 朱偉濤,邱紹峰.  通信技術(shù). 2007(11)
[4]可編程邏輯器件的發(fā)展與應(yīng)用[J]. 張文.  大眾科技. 2006(01)
[5]USB2.0接口的虛擬邏輯分析儀卡的設(shè)計與實(shí)現(xiàn)[J]. 陳建泗,張敏芳,羅賢全.  微計算機(jī)信息. 2005(18)
[6]用Verilog HDL進(jìn)行FPGA設(shè)計的一些基本方法[J]. 袁本榮,劉萬春,賈云得,朱玉文.  微計算機(jī)信息. 2004(06)
[7]FPGA設(shè)計中關(guān)鍵問題的研究[J]. 李剛強(qiáng),田斌,易克初.  電子技術(shù)應(yīng)用. 2003(06)
[8]高速邏輯分析儀產(chǎn)品化設(shè)計的關(guān)鍵技術(shù)[J]. 師奕兵,王厚軍.  儀器儀表學(xué)報. 2002(S3)
[9]儀器儀表技術(shù)的發(fā)展趨向[J]. 杜金榜,王躍科.  儀器儀表學(xué)報. 2002(S3)
[10]數(shù)字系統(tǒng)設(shè)計與ASIC技術(shù)[J]. 陳愛萍,張深基.  電力系統(tǒng)及其自動化學(xué)報. 2001(02)

碩士論文
[1]虛擬邏輯分析儀在嵌入式仿真中的研究與實(shí)現(xiàn)[D]. 王鑫.電子科技大學(xué) 2006



本文編號:3260183

資料下載
論文發(fā)表

本文鏈接:http://sikaile.net/shekelunwen/ljx/3260183.html


Copyright(c)文論論文網(wǎng)All Rights Reserved | 網(wǎng)站地圖 |

版權(quán)申明:資料由用戶151bd***提供,本站僅收錄摘要或目錄,作者需要刪除請E-mail郵箱bigeng88@qq.com