可重構(gòu)的動態(tài)邏輯計算研究
發(fā)布時間:2021-06-22 13:01
當前,國際上高性能計算的主流體系結(jié)構(gòu)都是建立在上世紀40年代馮·諾伊曼的計算機理論基礎之上。然而馮·諾伊曼體系結(jié)構(gòu)目前面臨著難以逾越的發(fā)展障礙:在可用性方面,現(xiàn)有體系結(jié)構(gòu)下的實際應用性能僅達到峰值性能的5%-10%;在實用性方面,由于采用單一固定配置,用戶無法自主參與計算資源的配置和計算過程的控制,必須“削足適履”。尤其是當前以硅材質(zhì)為基礎的處理器芯片設計中,芯片被鎖定只能執(zhí)行特定的功能,使得現(xiàn)有的CPU缺乏可控性、靈活性和可變性。因此,具有動態(tài)可重構(gòu)能力的邏輯門電路和芯片設計方面的基礎科學研究是目前國內(nèi)外研究的前沿和熱點。當前世界上應用較廣的可重構(gòu)芯片--現(xiàn)場可編程門陣列(FPGA),可以通過重新連線實現(xiàn)不同的功能。但FPGA進行重新配置的速度是相對緩慢的,通常每次重新布線都要花費幾毫秒,這個布線時間使得FPGA無法實現(xiàn)實時的動態(tài)的配置。由于這種轉(zhuǎn)換速度的限制,因而大大影響了FPGA技術(shù)的應用范圍,在實際應用中,FPGA目前主要用于專用芯片設計。近十幾年來,人們提出一種新的計算方案--混沌計算,該方案突破了FPGA的重連線的限制,使可重構(gòu)計算更加靈活;煦缬嬎阌蒘inha和Ditto...
【文章來源】:北京郵電大學北京市 211工程院校 教育部直屬院校
【文章頁數(shù)】:126 頁
【學位級別】:博士
【部分圖文】:
由不同組合的倉
時間脈沖序列。這里的控制參數(shù)k的值分別為0.4、可以看出,得到的仿真結(jié)果同理論分析完全一樣。2、0、0.7和 1.4。從圖3一3和3一4 0.04成成了 了‘‘一~‘昌‘.“一月奮‘J邑‘二占,.燦‘舀.…“““‘.“曰‘藝若舀 ---環(huán)環(huán)二、、、、)火 火,山..孟DD nUnUu馬倡呈茍9的孰 0.511.5COni拍 1Pa拍r七泊ter圖3一2由不同組合的倉。,I,.勸決定的同步誤差包絡曲線圖,刀 =0.012,其中“一表示I,=I。二O
圖3一5由不同組合的倉。,I,,勸決定的同步誤差包絡曲線圖,刀=0.6,其中“.”表示I一I。=0,‘丫’表示幾=0,I,=1或I。=l,I,=O,‘,*”表示I。二11=l當I。+I,,k時,誤差系統(tǒng)的同步誤差由倉。,11,勸的組合決定。圖3一5給出了由不同組合的(,0,I:,勸決定的同步誤差包絡曲線圖。通過改變控制參數(shù)k以及設置合適的同步誤差閡值,我們就可以實現(xiàn)在不同的邏輯門功能之間進行轉(zhuǎn)換。圖3一6利用Matlab仿真給出了NAND、AND、NOR、XOR和OR門的時間脈沖。這里的控制參數(shù)k的值分別為0.4、2、0、0.7和1.4。從圖3一6可以看出,得到的仿真結(jié)果同理論分析完全一樣。注意并不是所有的連續(xù)的線性系統(tǒng)都適合用來構(gòu)造動態(tài)的邏輯門,只有具有周期
【參考文獻】:
期刊論文
[1]基于可重構(gòu)核的FPGA電路設計[J]. 李冰,吳金,魏同立. 固體電子學研究與進展. 2003(01)
博士論文
[1]混沌控制與同步的魯棒控制器研究[D]. 陳鳳祥.上海交通大學 2008
[2]幾種用于FPGA的新型有效混合布線算法[D]. 劉戰(zhàn).江南大學 2007
[3]混沌系統(tǒng)的控制與同步及其在保密通信中的應用[D]. 姚明海.浙江大學 2005
[4]混沌同步控制理論及其在信息加密中的應用研究[D]. 孫克輝.中南大學 2005
本文編號:3242881
【文章來源】:北京郵電大學北京市 211工程院校 教育部直屬院校
【文章頁數(shù)】:126 頁
【學位級別】:博士
【部分圖文】:
由不同組合的倉
時間脈沖序列。這里的控制參數(shù)k的值分別為0.4、可以看出,得到的仿真結(jié)果同理論分析完全一樣。2、0、0.7和 1.4。從圖3一3和3一4 0.04成成了 了‘‘一~‘昌‘.“一月奮‘J邑‘二占,.燦‘舀.…“““‘.“曰‘藝若舀 ---環(huán)環(huán)二、、、、)火 火,山..孟DD nUnUu馬倡呈茍9的孰 0.511.5COni拍 1Pa拍r七泊ter圖3一2由不同組合的倉。,I,.勸決定的同步誤差包絡曲線圖,刀 =0.012,其中“一表示I,=I。二O
圖3一5由不同組合的倉。,I,,勸決定的同步誤差包絡曲線圖,刀=0.6,其中“.”表示I一I。=0,‘丫’表示幾=0,I,=1或I。=l,I,=O,‘,*”表示I。二11=l當I。+I,,k時,誤差系統(tǒng)的同步誤差由倉。,11,勸的組合決定。圖3一5給出了由不同組合的(,0,I:,勸決定的同步誤差包絡曲線圖。通過改變控制參數(shù)k以及設置合適的同步誤差閡值,我們就可以實現(xiàn)在不同的邏輯門功能之間進行轉(zhuǎn)換。圖3一6利用Matlab仿真給出了NAND、AND、NOR、XOR和OR門的時間脈沖。這里的控制參數(shù)k的值分別為0.4、2、0、0.7和1.4。從圖3一6可以看出,得到的仿真結(jié)果同理論分析完全一樣。注意并不是所有的連續(xù)的線性系統(tǒng)都適合用來構(gòu)造動態(tài)的邏輯門,只有具有周期
【參考文獻】:
期刊論文
[1]基于可重構(gòu)核的FPGA電路設計[J]. 李冰,吳金,魏同立. 固體電子學研究與進展. 2003(01)
博士論文
[1]混沌控制與同步的魯棒控制器研究[D]. 陳鳳祥.上海交通大學 2008
[2]幾種用于FPGA的新型有效混合布線算法[D]. 劉戰(zhàn).江南大學 2007
[3]混沌系統(tǒng)的控制與同步及其在保密通信中的應用[D]. 姚明海.浙江大學 2005
[4]混沌同步控制理論及其在信息加密中的應用研究[D]. 孫克輝.中南大學 2005
本文編號:3242881
本文鏈接:http://sikaile.net/shekelunwen/ljx/3242881.html
最近更新
教材專著