三值鐘控傳輸門絕熱邏輯電路設(shè)計(jì)
發(fā)布時(shí)間:2021-03-13 05:53
多值邏輯電路具有很強(qiáng)的單線攜帶信號能力,為解決集成電路處理速度和互連線占用面積大等問題提供了有效的解決途徑。而絕熱電路具有能量恢復(fù)特性,可極大的降低電路功耗。本文通過對多值邏輯電路和絕熱電路工作原理及工作特性的研究,運(yùn)用電路三要素理論(Theory of Three Essential Circuit Elements, 3ECE),設(shè)計(jì)新穎的三值鐘控傳輸門絕熱邏輯單元電路,三值絕熱邏輯門電路,三值絕熱組合電路及三值絕熱時(shí)序電路,實(shí)現(xiàn)電路高信息密度及低功耗的目的。論文主要內(nèi)容包括以下幾個(gè)部分:1、電路三要素理論和DTCTGAL (Double Power-clock Ternary Clocked Transmission Gate Adiabatic Logic)電路設(shè)計(jì):深入研究電路三要素理論,并以其為指導(dǎo),設(shè)計(jì)一種新穎的采用雙功率時(shí)鐘的三值鐘控傳輸門絕熱邏輯(DTCTGAL)電路。進(jìn)一步根據(jù)DTCTGAL電路的設(shè)計(jì)思想,應(yīng)用電路三要素理論,設(shè)計(jì)三值絕熱邏輯門電路。2、基于電路三要素理論的三值絕熱基本組合電路設(shè)計(jì):以電路三要素理論為指導(dǎo),推導(dǎo)出三值絕熱文字電路、三值絕熱三選一選擇器...
【文章來源】:寧波大學(xué)浙江省
【文章頁數(shù)】:92 頁
【學(xué)位級別】:碩士
【文章目錄】:
摘要
Abstract
引言
1 緒論
1.1 選題的意義與背景
1.2 國內(nèi)外研究現(xiàn)狀
1.3 內(nèi)容安排
2 電路三要素理論和DTCTGAL 電路設(shè)計(jì)
2.1 電路三要素理論
2.2 雙功率時(shí)鐘三值鐘控傳輸門絕熱邏輯
2.2.1 基于電路三要素理論的DTCTGAL 電路
2.2.2 DTCTGAL 電路的模擬波形及其功能特性
2.2.3 DTCTGAL 電路瞬態(tài)能耗比較
2.2 基于電路三要素理論的三值絕熱邏輯門電路
2.2.1 三值絕熱二輸入與門
2.2.2 三值絕熱二輸入異或門
2.2.3 計(jì)算機(jī)模擬
2.3 本章小結(jié)
3 基于電路三要素理論的三值絕熱基本組合電路設(shè)計(jì)
3.1 三值絕熱T 運(yùn)算電路
3.1.1 三值絕熱文字運(yùn)算電路
3.1.2 三值絕熱3 選1 選擇器
3.1.3 三值絕熱T 運(yùn)算電路
3.2 三值絕熱門控串行數(shù)值比較器
3.2.1 一位三值絕熱數(shù)值比較器
3.2.2 三值絕熱門控高位先行串行數(shù)值比較器
3.3 計(jì)算機(jī)模擬與結(jié)論
3.4 本章小結(jié)
4 基于電路三要素理論的三值絕熱運(yùn)算電路設(shè)計(jì)
4.1 三值絕熱加法器
4.1.1 一位三值絕熱全加器
4.1.2 四位三值絕熱加法器
4.2 三值絕熱乘法器
4.2.1 一位三值絕熱全乘器
4.2.2 四位三值絕熱乘法器
4.3 計(jì)算機(jī)模擬與結(jié)論
4.4 本章小結(jié)
5 基于電路三要素理論的三值絕熱計(jì)數(shù)器設(shè)計(jì)
5.1 帶有置位端的三值絕熱觸發(fā)器
5.2 三值絕熱正循環(huán)門
5.3 三值絕熱進(jìn)位電路
5.4 計(jì)算機(jī)模擬及結(jié)論
5.5 本章小結(jié)
6 結(jié)束語
6.1 本文工作小結(jié)
6.2 未來工作展望
參考文獻(xiàn)
附錄A
在學(xué)研究成果
致謝
【參考文獻(xiàn)】:
期刊論文
[1]Ternary logic circuit design based on single electron transistors[J]. 吳剛,蔡理,李芹. 半導(dǎo)體學(xué)報(bào). 2009(02)
[2]45nm低功耗、高性能Zipper CMOS多米諾全加器設(shè)計(jì)[J]. 汪金輝,宮娜,耿淑琴,侯立剛,吳武臣,董利民. 電子學(xué)報(bào). 2009(02)
[3]基于CTGAL電路的絕熱4-2壓縮器和乘法器設(shè)計(jì)[J]. 汪鵬君,徐建,戴靜. 電路與系統(tǒng)學(xué)報(bào). 2008(05)
[4]基于鐘控傳輸門絕熱邏輯電路的絕熱FIFO設(shè)計(jì)[J]. 汪鵬君,徐建,杜歆,陳耀武. 浙江大學(xué)學(xué)報(bào)(工學(xué)版). 2008(08)
[5]基4BOOTH編碼的高速32×32乘法器的設(shè)計(jì)與實(shí)現(xiàn)[J]. 周婉婷,李磊. 電子科技大學(xué)學(xué)報(bào). 2008(S1)
[6]一種用于流水線結(jié)構(gòu)ADC中改進(jìn)速度/功耗比的CMOS動(dòng)態(tài)比較器(英文)[J]. 劉珂,楊海鋼. 半導(dǎo)體學(xué)報(bào). 2008(01)
[7]基于三值K圖的多輸出三值函數(shù)化簡的新方法[J]. 鄭丹丹,陳偕雄. 浙江大學(xué)學(xué)報(bào)(理學(xué)版). 2008(01)
[8]基于RT器件的三值與非門、或非門電路設(shè)計(jì)[J]. 林彌,呂偉鋒,孫玲玲. 半導(dǎo)體學(xué)報(bào). 2007(12)
[9]絕熱電路三要素理論及其應(yīng)用[J]. 郁軍軍,汪鵬君. 電路與系統(tǒng)學(xué)報(bào). 2007(06)
[10]準(zhǔn)靜態(tài)單相能量回收邏輯(英文)[J]. 李舜,周鋒,陳春鴻,陳華,吳一品. 半導(dǎo)體學(xué)報(bào). 2007(11)
碩士論文
[1]基于標(biāo)準(zhǔn)CMOS工藝的電壓型多值邏輯電路設(shè)計(jì)[D]. 雷晶.浙江大學(xué) 2006
本文編號:3079687
【文章來源】:寧波大學(xué)浙江省
【文章頁數(shù)】:92 頁
【學(xué)位級別】:碩士
【文章目錄】:
摘要
Abstract
引言
1 緒論
1.1 選題的意義與背景
1.2 國內(nèi)外研究現(xiàn)狀
1.3 內(nèi)容安排
2 電路三要素理論和DTCTGAL 電路設(shè)計(jì)
2.1 電路三要素理論
2.2 雙功率時(shí)鐘三值鐘控傳輸門絕熱邏輯
2.2.1 基于電路三要素理論的DTCTGAL 電路
2.2.2 DTCTGAL 電路的模擬波形及其功能特性
2.2.3 DTCTGAL 電路瞬態(tài)能耗比較
2.2 基于電路三要素理論的三值絕熱邏輯門電路
2.2.1 三值絕熱二輸入與門
2.2.2 三值絕熱二輸入異或門
2.2.3 計(jì)算機(jī)模擬
2.3 本章小結(jié)
3 基于電路三要素理論的三值絕熱基本組合電路設(shè)計(jì)
3.1 三值絕熱T 運(yùn)算電路
3.1.1 三值絕熱文字運(yùn)算電路
3.1.2 三值絕熱3 選1 選擇器
3.1.3 三值絕熱T 運(yùn)算電路
3.2 三值絕熱門控串行數(shù)值比較器
3.2.1 一位三值絕熱數(shù)值比較器
3.2.2 三值絕熱門控高位先行串行數(shù)值比較器
3.3 計(jì)算機(jī)模擬與結(jié)論
3.4 本章小結(jié)
4 基于電路三要素理論的三值絕熱運(yùn)算電路設(shè)計(jì)
4.1 三值絕熱加法器
4.1.1 一位三值絕熱全加器
4.1.2 四位三值絕熱加法器
4.2 三值絕熱乘法器
4.2.1 一位三值絕熱全乘器
4.2.2 四位三值絕熱乘法器
4.3 計(jì)算機(jī)模擬與結(jié)論
4.4 本章小結(jié)
5 基于電路三要素理論的三值絕熱計(jì)數(shù)器設(shè)計(jì)
5.1 帶有置位端的三值絕熱觸發(fā)器
5.2 三值絕熱正循環(huán)門
5.3 三值絕熱進(jìn)位電路
5.4 計(jì)算機(jī)模擬及結(jié)論
5.5 本章小結(jié)
6 結(jié)束語
6.1 本文工作小結(jié)
6.2 未來工作展望
參考文獻(xiàn)
附錄A
在學(xué)研究成果
致謝
【參考文獻(xiàn)】:
期刊論文
[1]Ternary logic circuit design based on single electron transistors[J]. 吳剛,蔡理,李芹. 半導(dǎo)體學(xué)報(bào). 2009(02)
[2]45nm低功耗、高性能Zipper CMOS多米諾全加器設(shè)計(jì)[J]. 汪金輝,宮娜,耿淑琴,侯立剛,吳武臣,董利民. 電子學(xué)報(bào). 2009(02)
[3]基于CTGAL電路的絕熱4-2壓縮器和乘法器設(shè)計(jì)[J]. 汪鵬君,徐建,戴靜. 電路與系統(tǒng)學(xué)報(bào). 2008(05)
[4]基于鐘控傳輸門絕熱邏輯電路的絕熱FIFO設(shè)計(jì)[J]. 汪鵬君,徐建,杜歆,陳耀武. 浙江大學(xué)學(xué)報(bào)(工學(xué)版). 2008(08)
[5]基4BOOTH編碼的高速32×32乘法器的設(shè)計(jì)與實(shí)現(xiàn)[J]. 周婉婷,李磊. 電子科技大學(xué)學(xué)報(bào). 2008(S1)
[6]一種用于流水線結(jié)構(gòu)ADC中改進(jìn)速度/功耗比的CMOS動(dòng)態(tài)比較器(英文)[J]. 劉珂,楊海鋼. 半導(dǎo)體學(xué)報(bào). 2008(01)
[7]基于三值K圖的多輸出三值函數(shù)化簡的新方法[J]. 鄭丹丹,陳偕雄. 浙江大學(xué)學(xué)報(bào)(理學(xué)版). 2008(01)
[8]基于RT器件的三值與非門、或非門電路設(shè)計(jì)[J]. 林彌,呂偉鋒,孫玲玲. 半導(dǎo)體學(xué)報(bào). 2007(12)
[9]絕熱電路三要素理論及其應(yīng)用[J]. 郁軍軍,汪鵬君. 電路與系統(tǒng)學(xué)報(bào). 2007(06)
[10]準(zhǔn)靜態(tài)單相能量回收邏輯(英文)[J]. 李舜,周鋒,陳春鴻,陳華,吳一品. 半導(dǎo)體學(xué)報(bào). 2007(11)
碩士論文
[1]基于標(biāo)準(zhǔn)CMOS工藝的電壓型多值邏輯電路設(shè)計(jì)[D]. 雷晶.浙江大學(xué) 2006
本文編號:3079687
本文鏈接:http://sikaile.net/shekelunwen/ljx/3079687.html
最近更新
教材專著