基于STM32的可記憶高精度實(shí)時(shí)時(shí)鐘系統(tǒng)
【文章頁數(shù)】:2 頁
【部分圖文】:
圖1系統(tǒng)總體設(shè)計(jì)方案
系統(tǒng)總體設(shè)計(jì)方案如圖1所示。基于STM32的可記憶高精度實(shí)時(shí)時(shí)鐘系統(tǒng)主要由主控模塊、計(jì)時(shí)模塊、記錄模塊及顯示模塊等四大部分組成,各模塊之間協(xié)調(diào)配合,具有較強(qiáng)的自適應(yīng)能力。其中,計(jì)時(shí)模塊用以保證系統(tǒng)掉電后走時(shí)的連續(xù)性及精確性,記錄模塊負(fù)責(zé)對中斷信息及時(shí)間節(jié)點(diǎn)進(jìn)行記錄及存儲,主控模塊....
圖2DS1302電路原理圖
圖2所示為DS1302電路原理圖,其中,CE端為使能信號,IO端為雙向數(shù)據(jù)線,用來傳輸指令及數(shù)據(jù),SCLK端為時(shí)鐘信號,用來給操作時(shí)序提供時(shí)鐘脈沖,X1與X2之間接一個(gè)32.768KHz的晶振,Vcc1則用來給DS1302提供備用電源。DS1302的操作時(shí)序如圖3所示,前面送的是....
圖3DS1302操作時(shí)序
DS1302的操作時(shí)序如圖3所示,前面送的是控制字后面送的是數(shù)據(jù),控制字總是從最低位開始輸出。在控制字指令輸入后的下一個(gè)時(shí)鐘的上升沿時(shí),數(shù)據(jù)被寫入DS1302;同樣,在控制字指令輸入后的下一個(gè)時(shí)鐘的下降沿時(shí),讀出DS1302數(shù)據(jù)。2.3記錄模塊
圖4AT24C02電路原理圖
圖4所示為AT24C02電路原理圖,其中,SDA和SCL分別接一個(gè)4.7K的上拉電阻,當(dāng)總線空閑時(shí),置為高電平。AT24C02讀寫操作時(shí)序如圖5所示,其中寫時(shí)序?yàn)橄劝l(fā)送啟動(dòng)信號,送一個(gè)字節(jié)的控制字,等待應(yīng)答信號;再送一個(gè)字節(jié)的單元地址,等待應(yīng)答信號;送入8位數(shù)據(jù),等待應(yīng)答信號,最....
本文編號:3914632
本文鏈接:http://sikaile.net/kejilunwen/yiqiyibiao/3914632.html