基于T264的編碼器在多核異構(gòu)處理器上的設(shè)計與實現(xiàn)
本文關(guān)鍵詞:基于T264的編碼器在多核異構(gòu)處理器上的設(shè)計與實現(xiàn),由筆耕文化傳播整理發(fā)布。
【摘要】:一直以來,在視頻編碼處理方案中,視頻處理性能的提升或者限制都主要集中在硬件處理性能與視頻處理算法兩個方面?梢哉f,視頻處理平臺的性能與視頻算法的算法處理能力決定了視頻處理方案的優(yōu)劣。在硬件平臺方面,為了為視頻處理方案提供一款高性能的處理平臺,視頻處理器的架構(gòu)和性能都在不斷的發(fā)展。近年來,TI公司更是提出了多核異構(gòu)處理器TMS320DM8168,這款處理器可以代表目前世界上視頻處理器的最高處理能力,同時隨之提出的McFW多通路視頻編碼框架也是目前最復(fù)雜的編程框架。H.264是當(dāng)今視頻壓縮標(biāo)準(zhǔn)中占據(jù)視頻處理方案市場主流的壓縮標(biāo)準(zhǔn),同時也是最具研究開發(fā)意義的編碼標(biāo)準(zhǔn)之一。本文選用H.264算法標(biāo)準(zhǔn)來完成視頻處理方案中視頻壓縮的功能。結(jié)合DM8168硬件平臺的結(jié)構(gòu)特點(diǎn),發(fā)揮各個子模塊的特點(diǎn),將系統(tǒng)劃分為多個子系統(tǒng)進(jìn)行模塊化管理。把視頻從采集到顯示的各個過程分布到各個子系統(tǒng),減小了單處理器的運(yùn)算負(fù)載,大大提升了本系統(tǒng)的整體效率。同時,基于對多系統(tǒng)之間的協(xié)同工作、消息通信以及數(shù)據(jù)共享的機(jī)制進(jìn)行研究設(shè)計,實現(xiàn)完整的工程鏈路。除此之外,本設(shè)計將視頻處理算法優(yōu)化包裝到工程鏈路中,實現(xiàn)ARM+HDVPSS+DSP多核異構(gòu)架構(gòu)對視頻的處理。并通過對比ARM單核處理器的視頻性能驗證本方案的性能優(yōu)越性。
【關(guān)鍵詞】:多核異構(gòu) HDVPSS處理器 H.264 DM8168
【學(xué)位授予單位】:西南交通大學(xué)
【學(xué)位級別】:碩士
【學(xué)位授予年份】:2015
【分類號】:TN919.81
【目錄】:
- 摘要6-7
- Abstract7-10
- 第1章 緒論10-14
- 1.1 研究背景與意義10
- 1.2 國內(nèi)外研究現(xiàn)狀10-12
- 1.3 課題技術(shù)難點(diǎn)與研究路線12-13
- 1.4 課題主要工作及章節(jié)安排13-14
- 第2章 平臺介紹14-26
- 2.1 硬件平臺14-20
- 2.1.1 ARM子系統(tǒng)15
- 2.1.2 DSP處理器15-17
- 2.1.3 HDVPSS子系統(tǒng)17-19
- 2.1.4 集成外設(shè)19-20
- 2.2 軟件平臺20-25
- 2.2.1 軟件層架構(gòu)20-21
- 2.2.2 McFW編程框架與鏈路21-22
- 2.2.3 LINK機(jī)制與結(jié)構(gòu)22-24
- 2.2.4 Frames結(jié)構(gòu)與存儲方式24-25
- 2.3 本章小結(jié)25-26
- 第3章 T264編碼庫研究26-29
- 3.1 T264視頻編碼標(biāo)準(zhǔn)關(guān)鍵技術(shù)26-27
- 3.2 T264編碼器幀層編碼流程解析27-28
- 3.3 本章小結(jié)28-29
- 第4章 方案的設(shè)計與規(guī)劃29-37
- 4.1 任務(wù)規(guī)劃29-30
- 4.2 多核間通信機(jī)制30-34
- 4.3 方案設(shè)計34-36
- 4.4 本章小結(jié)36-37
- 第5章 編碼設(shè)計實現(xiàn)37-56
- 5.1 平臺搭建37-39
- 5.1.1 硬件環(huán)境搭建37
- 5.1.2 軟件環(huán)境搭建37-39
- 5.2 算法調(diào)試與優(yōu)化39-50
- 5.2.1 T264編碼算法調(diào)試與實現(xiàn)39-42
- 5.2.2 算法封裝與Link的編譯實現(xiàn)42-50
- 5.3 鏈路建立與調(diào)度實現(xiàn)50-54
- 5.3.1 Chains的實現(xiàn)50-52
- 5.3.2 鏈路調(diào)用函數(shù)實現(xiàn)52-54
- 5.4 存儲接口的實現(xiàn)與數(shù)據(jù)存儲的實現(xiàn)54-55
- 5.5 本章小結(jié)55-56
- 第6章 工程測試56-60
- 6.1 系統(tǒng)平臺環(huán)境測試56-57
- 6.2 工程運(yùn)行測試57-59
- 6.3 本章小結(jié)59-60
- 總結(jié)與展望60-62
- 致謝62-63
- 參考文獻(xiàn)63-66
- 攻讀碩士學(xué)位期間發(fā)表的論文與科研成果66
【參考文獻(xiàn)】
中國期刊全文數(shù)據(jù)庫 前7條
1 蘇梅琴;李陽曦;馬義德;;基于T264的編碼器在DM642PCI平臺上的實現(xiàn)[J];電視技術(shù);2008年10期
2 蔣建國;盧曉紅;齊美彬;詹曙;;基于H.264的子帶DCT快速算法[J];電子與信息學(xué)報;2009年02期
3 向海波;李波;閆中江;;基于TMS320DM3730的H.264編碼器移植與優(yōu)化方法研究[J];電子設(shè)計工程;2012年23期
4 胡志權(quán);楊斌;;基于多核DSP處理器DM8168的視頻處理方法[J];單片機(jī)與嵌入式系統(tǒng)應(yīng)用;2014年08期
5 陳玲;李昊然;谷源濤;林孝康;;基于DM8168的視頻會議服務(wù)器的設(shè)計與實現(xiàn)[J];計算機(jī)仿真;2013年11期
6 潘田輝;;DVR在視頻監(jiān)控系統(tǒng)中的發(fā)展及應(yīng)用[J];中國安防;2011年09期
7 周建平;劉歆瀏;賴文娟;;基于DM8168的高清視頻智能分析系統(tǒng)設(shè)計與實現(xiàn)[J];現(xiàn)代電子技術(shù);2013年22期
中國碩士學(xué)位論文全文數(shù)據(jù)庫 前4條
1 孫泉;支持H264的實時流媒體服務(wù)器的設(shè)計與實現(xiàn)[D];北京郵電大學(xué);2010年
2 施朝輝;基于DM8168的列車多媒體播放平臺的設(shè)計與實現(xiàn)[D];大連理工大學(xué);2013年
3 李凱;基于TMS320C6748高速DSP信號處理模塊設(shè)計[D];哈爾濱工程大學(xué);2013年
4 王行行;基于TMS320DM8168的視頻編碼系統(tǒng)研究與實現(xiàn)[D];西安電子科技大學(xué);2014年
本文關(guān)鍵詞:基于T264的編碼器在多核異構(gòu)處理器上的設(shè)計與實現(xiàn),由筆耕文化傳播整理發(fā)布。
,本文編號:399265
本文鏈接:http://sikaile.net/kejilunwen/wltx/399265.html