三維片上網(wǎng)絡(luò)通信架構(gòu)及其組件容錯(cuò)方法的分析.pdf文檔全文免費(fèi)閱讀、在線看
本文關(guān)鍵詞:三維片上網(wǎng)絡(luò)通信架構(gòu)及組件容錯(cuò)方法研究,由筆耕文化傳播整理發(fā)布。
三維片上網(wǎng)絡(luò)通信架構(gòu)及組件容錯(cuò)方法研究 Research of the Fault-Tolerant Method on 3D
Network-on-Chip Communication Architecture and Groupware 作 者 姓 名 王宇 學(xué) 位 類 型 學(xué) 歷 碩 士 學(xué) 科、專 業(yè) 計(jì)算機(jī)應(yīng)用技術(shù) 研 究 方 向 計(jì)算機(jī)輔助設(shè)計(jì) 導(dǎo) 師 及 職 稱 歐陽一鳴 副教授 2013 年 03 月 三維片上網(wǎng)絡(luò)通信架構(gòu)及組件容錯(cuò)方法研究 摘 要 半導(dǎo)體技術(shù)工藝已經(jīng)步入亞深微米時(shí)代,未來將會(huì)向著片上多核系統(tǒng)的設(shè)
計(jì)方向發(fā)展?偩式的 SoC 明顯制約了現(xiàn)代系統(tǒng)的設(shè)計(jì),為了提高片上多核系
統(tǒng)并行處理能力,片上網(wǎng)絡(luò) (Networks -on-Chip, NoC )得以提出。其良好的擴(kuò)
展性,更大的吞吐能力和較低的功耗開銷使其大受歡迎。但當(dāng)核數(shù)量較多時(shí),
會(huì)因其長(zhǎng)互連線而使其性能下降。三維集成電路的出現(xiàn)無疑給片上互連設(shè)計(jì)帶
來了新的設(shè)計(jì)理念,它通過層與層之間的相互堆疊,有效地解決面積的局限性、
互連延時(shí)和異構(gòu)集成等問題。與此同時(shí),由于 TSV 工藝良率較低以及VLSI 老
化等固有問題,芯片的可靠性將成為挑戰(zhàn)。因此,怎樣保證三維片上網(wǎng)絡(luò)(3D
NoC )在較低的通信延遲條件下具有高可靠性,已成為目前研究的重點(diǎn)。 本論文的主要工作有以下幾個(gè)方面: (1)介紹了3D NoC 研究背景、關(guān)鍵問題和國(guó)內(nèi)外研究現(xiàn)狀。此外,介紹
了一些創(chuàng)新度較大的3D NoC 拓?fù)浣Y(jié)構(gòu),同時(shí),對(duì)目前現(xiàn)有的 3D NoC 結(jié)構(gòu)的
容錯(cuò)策略等基本知識(shí)進(jìn)行了闡述。 (2 )對(duì)于3D NoC 的傳輸延時(shí)過大問題,設(shè)計(jì)了一種總線式雙粒度網(wǎng)絡(luò)架
構(gòu),用粗粒度網(wǎng)絡(luò)來解決遠(yuǎn)距離節(jié)點(diǎn)的通信,用細(xì)粒度網(wǎng)絡(luò)解決近距離節(jié)點(diǎn)的
通信。仿真實(shí)驗(yàn)結(jié)果顯示,無論網(wǎng)絡(luò)中有無故障,該設(shè)計(jì)方法都能有效地降低
網(wǎng)絡(luò)平均傳輸延時(shí),,提高系統(tǒng)吞吐量。 (
本文關(guān)鍵詞:三維片上網(wǎng)絡(luò)通信架構(gòu)及組件容錯(cuò)方法研究,由筆耕文化傳播整理發(fā)布。
本文編號(hào):105492
本文鏈接:http://sikaile.net/kejilunwen/wltx/105492.html