人民幣智能分撿器硬件系統(tǒng)設(shè)計
發(fā)布時間:2023-11-24 20:01
經(jīng)濟的迅猛發(fā)展,使得現(xiàn)金流量日益增大,一些單位,如銀行、超市每天需要處理大量的人民幣,并且需要從處理的人民幣中分撿出破、殘人民幣以及污染面積較大的不宜流通的人民幣,同時還要能夠分撿出不同版次、不同面額的人民幣,因此需加強人民幣點鈔機分撿功能。目前國內(nèi)有研究機構(gòu)和廠家研制出這種具有分撿功能的點鈔機,但是這些產(chǎn)品不僅普遍價位較高,而且精確度不高。 根據(jù)市場的需求,本課題從人民幣的分撿功能入手,采用雙CPU控制的結(jié)構(gòu),即DSP和單片機共同控制人民幣的分撿、驗鈔、點鈔等功能。人民幣智能分撿器采用光電轉(zhuǎn)化和光電識別技術(shù),利用DSP芯片高速的數(shù)字處理能力,采用圖像識別的方法分撿人民幣;同時將神經(jīng)網(wǎng)絡(luò)技術(shù)用于其中,加強了檢測信號的準(zhǔn)確性,并且使系統(tǒng)始終處于最佳運行狀態(tài);由單片機控制外圍電路部分,如光電、磁性、圖像傳感器,并對相關(guān)的數(shù)據(jù)進行采集和處理,以及設(shè)備本身的故障監(jiān)測任務(wù),對點鈔過程中可能出現(xiàn)的半張,粘張,重張等情況進行相應(yīng)判斷與處理,有效防止錯點、漏點的可能。同時采用CPLD邏輯芯片對系統(tǒng)的整體邏輯關(guān)系進行全局處理,簡化了電路。 本文主要論述了人民幣智能分撿器的硬件部分設(shè)計。文...
【文章頁數(shù)】:75 頁
【學(xué)位級別】:碩士
【文章目錄】:
第1章 緒論
1.1 課題研究背景
1.2 相關(guān)技術(shù)發(fā)展現(xiàn)狀
1.3 課題研究內(nèi)容及研究成果
第2章 系統(tǒng)總體方案設(shè)計
2.1 系統(tǒng)基本組成環(huán)節(jié)
2.2 系統(tǒng)硬件設(shè)施
2.3 系統(tǒng)的工作原理
2.3.1 系統(tǒng)工作流程
2.3.2 驗鈔原理
2.3.3 分撿原理
2.3.4 點鈔原理
第3章 單片機控制點鈔、驗鈔子系統(tǒng)設(shè)計
3.1 單片機芯片選型
3.2 系統(tǒng)部分硬件電路設(shè)計
3.2.1 單片機控制系統(tǒng)功能描述
3.2.2 人民幣點鈔計數(shù)處理電路
3.2.3 人民幣驗鈔檢測電路
3.2.4 功能選擇鍵輸入系統(tǒng)設(shè)計
3.2.5 LED顯示系統(tǒng)電路設(shè)計
3.2.6 其它功能電路設(shè)計
第4章 人民幣圖像采集輸入子系統(tǒng)設(shè)計
4.1 人民幣圖像采集系統(tǒng)整體設(shè)計
4.2 CCD圖像傳感器
4.2.1 CCD圖像傳感器工作原理
4.2.2 線陣CCD型傳感器——TCD1208AP
4.3 人民幣模擬視頻信號采集電路設(shè)計
4.4 人民幣視頻圖像預(yù)處理電路的設(shè)計
4.4.1 視頻圖像預(yù)處理的設(shè)計
4.4.2 視頻解碼芯片—SAA7113特性
4.4.3 SAA7113處理電路
4.5 數(shù)字視頻圖像存儲設(shè)計
第5章 DSP控制分撿子系統(tǒng)設(shè)計
5.1 DSP芯片選擇以及功能描述
5.1.1 TMS320VC5402芯片結(jié)構(gòu)特性
5.1.2 DSP在智能分撿系統(tǒng)中的功能描述
5.2 DSP外圍電路的設(shè)計
5.3 DSP存儲空間的擴展
5.3.1 數(shù)據(jù)存儲器擴展
5.3.2 Flash存儲器擴展
5.4 DSP與單片機串行通信接口的設(shè)計
5.4.1 串行口介紹
5.4.2 初始化設(shè)置以及通信協(xié)議
第6章 全局邏輯電路綜合設(shè)計
6.1 全局邏輯電路功能描述
6.2 可編程邏輯器件
6.3 系統(tǒng)整體邏輯設(shè)計
6.3.1 時序發(fā)生器
6.3.2 圖像采集時CCD的驅(qū)動發(fā)生模塊
6.3.3 圖像緩存器讀寫控制模塊
6.3.4 DSP外接存儲器的邏輯控制模塊
第7章 總結(jié)與展望
7.1 全文總結(jié)
7.2 研究展望
參考文獻(xiàn)
作者在讀碩士期間發(fā)表的學(xué)術(shù)論文、參與科研項目
致謝
本文編號:3866497
【文章頁數(shù)】:75 頁
【學(xué)位級別】:碩士
【文章目錄】:
第1章 緒論
1.1 課題研究背景
1.2 相關(guān)技術(shù)發(fā)展現(xiàn)狀
1.3 課題研究內(nèi)容及研究成果
第2章 系統(tǒng)總體方案設(shè)計
2.1 系統(tǒng)基本組成環(huán)節(jié)
2.2 系統(tǒng)硬件設(shè)施
2.3 系統(tǒng)的工作原理
2.3.1 系統(tǒng)工作流程
2.3.2 驗鈔原理
2.3.3 分撿原理
2.3.4 點鈔原理
第3章 單片機控制點鈔、驗鈔子系統(tǒng)設(shè)計
3.1 單片機芯片選型
3.2 系統(tǒng)部分硬件電路設(shè)計
3.2.1 單片機控制系統(tǒng)功能描述
3.2.2 人民幣點鈔計數(shù)處理電路
3.2.3 人民幣驗鈔檢測電路
3.2.4 功能選擇鍵輸入系統(tǒng)設(shè)計
3.2.5 LED顯示系統(tǒng)電路設(shè)計
3.2.6 其它功能電路設(shè)計
第4章 人民幣圖像采集輸入子系統(tǒng)設(shè)計
4.1 人民幣圖像采集系統(tǒng)整體設(shè)計
4.2 CCD圖像傳感器
4.2.1 CCD圖像傳感器工作原理
4.2.2 線陣CCD型傳感器——TCD1208AP
4.3 人民幣模擬視頻信號采集電路設(shè)計
4.4 人民幣視頻圖像預(yù)處理電路的設(shè)計
4.4.1 視頻圖像預(yù)處理的設(shè)計
4.4.2 視頻解碼芯片—SAA7113特性
4.4.3 SAA7113處理電路
4.5 數(shù)字視頻圖像存儲設(shè)計
第5章 DSP控制分撿子系統(tǒng)設(shè)計
5.1 DSP芯片選擇以及功能描述
5.1.1 TMS320VC5402芯片結(jié)構(gòu)特性
5.1.2 DSP在智能分撿系統(tǒng)中的功能描述
5.2 DSP外圍電路的設(shè)計
5.3 DSP存儲空間的擴展
5.3.1 數(shù)據(jù)存儲器擴展
5.3.2 Flash存儲器擴展
5.4 DSP與單片機串行通信接口的設(shè)計
5.4.1 串行口介紹
5.4.2 初始化設(shè)置以及通信協(xié)議
第6章 全局邏輯電路綜合設(shè)計
6.1 全局邏輯電路功能描述
6.2 可編程邏輯器件
6.3 系統(tǒng)整體邏輯設(shè)計
6.3.1 時序發(fā)生器
6.3.2 圖像采集時CCD的驅(qū)動發(fā)生模塊
6.3.3 圖像緩存器讀寫控制模塊
6.3.4 DSP外接存儲器的邏輯控制模塊
第7章 總結(jié)與展望
7.1 全文總結(jié)
7.2 研究展望
參考文獻(xiàn)
作者在讀碩士期間發(fā)表的學(xué)術(shù)論文、參與科研項目
致謝
本文編號:3866497
本文鏈接:http://sikaile.net/kejilunwen/jixiegongcheng/3866497.html
最近更新
教材專著