面向流媒體應(yīng)用的存儲(chǔ)控制器研究與設(shè)計(jì)
發(fā)布時(shí)間:2017-06-29 16:01
本文關(guān)鍵詞:面向流媒體應(yīng)用的存儲(chǔ)控制器研究與設(shè)計(jì),由筆耕文化傳播整理發(fā)布。
【摘要】:隨著工藝的進(jìn)步,近年來處理器性能快速提升,而存儲(chǔ)器的性能提升遠(yuǎn)遠(yuǎn)落后于處理器,存儲(chǔ)器成為高性能處理器的性能瓶頸,訪存系統(tǒng)在高性能處理器中的重要性逐漸加大,采用合適的存儲(chǔ)調(diào)度算法是提高訪存性能的重要手段。當(dāng)前,流媒體應(yīng)用逐漸成為處理器的主要負(fù)載,與傳統(tǒng)應(yīng)用相比,流媒體應(yīng)用中的數(shù)據(jù)記錄通過流的數(shù)據(jù)組織形式載入同時(shí)進(jìn)行并行化加速處理,對(duì)存儲(chǔ)系統(tǒng)提出了不同的要求,因此本論文針對(duì)流媒體應(yīng)用對(duì)處理器訪存系統(tǒng)展開研究。本設(shè)計(jì)的主要工作包括:(1)研究DDR的JEDEC標(biāo)準(zhǔn)協(xié)議規(guī)范,了解DDR SDRAM的工作機(jī)制及其關(guān)鍵技術(shù),為存儲(chǔ)控制器的整體設(shè)計(jì)提供理論基礎(chǔ)。(2)對(duì)存儲(chǔ)調(diào)度算法進(jìn)行比較,找出不同的存儲(chǔ)調(diào)度算法在資源公平性和數(shù)據(jù)吞吐量之間各自具有什么樣的特點(diǎn),需不需要增加多余的硬件設(shè)計(jì),分析各種調(diào)度算法在面向流媒體應(yīng)用時(shí)具有什么樣的優(yōu)劣之處。(3)分析流媒體應(yīng)用的訪存特性。通過對(duì)流媒體靜態(tài)和動(dòng)態(tài)壓縮標(biāo)準(zhǔn)的訪存行為進(jìn)行分析,發(fā)現(xiàn)其數(shù)據(jù)訪存不同于傳統(tǒng)訪存,同時(shí)根據(jù)流數(shù)據(jù)在內(nèi)存中的映射關(guān)系,更好的了解流數(shù)據(jù)的訪存特性。(4)根據(jù)JEDEC標(biāo)準(zhǔn)協(xié)議規(guī)范,設(shè)計(jì)符合DDR協(xié)議的存儲(chǔ)控制器整體架構(gòu),并根據(jù)分析所得的流媒體應(yīng)用的訪存特性,優(yōu)化實(shí)現(xiàn)了DDR存儲(chǔ)控制器并完成的RTL級(jí)設(shè)計(jì)。(5)對(duì)所設(shè)計(jì)的存儲(chǔ)控制器進(jìn)行軟硬件仿真及驗(yàn)證,并給出分析結(jié)果。在硬件驗(yàn)證條件有所限制的情況下,系統(tǒng)頻率為125MHz,測(cè)得該存儲(chǔ)控制器的最大路徑延時(shí)為6.649ns,最小周期為9.143ns,資源使用的總功耗為5.542W,漏流功耗接近總功耗的50%。
【關(guān)鍵詞】:DDR 流媒體應(yīng)用 存儲(chǔ)控制器 FPGA Verilog
【學(xué)位授予單位】:國(guó)防科學(xué)技術(shù)大學(xué)
【學(xué)位級(jí)別】:碩士
【學(xué)位授予年份】:2014
【分類號(hào)】:TP333
本文關(guān)鍵詞:面向流媒體應(yīng)用的存儲(chǔ)控制器研究與設(shè)計(jì),,由筆耕文化傳播整理發(fā)布。
本文編號(hào):498419
本文鏈接:http://sikaile.net/kejilunwen/jisuanjikexuelunwen/498419.html
最近更新
教材專著