面向流媒體應用的存儲控制器研究與設計
發(fā)布時間:2017-06-29 16:01
本文關鍵詞:面向流媒體應用的存儲控制器研究與設計,由筆耕文化傳播整理發(fā)布。
【摘要】:隨著工藝的進步,近年來處理器性能快速提升,而存儲器的性能提升遠遠落后于處理器,存儲器成為高性能處理器的性能瓶頸,訪存系統(tǒng)在高性能處理器中的重要性逐漸加大,采用合適的存儲調(diào)度算法是提高訪存性能的重要手段。當前,流媒體應用逐漸成為處理器的主要負載,與傳統(tǒng)應用相比,流媒體應用中的數(shù)據(jù)記錄通過流的數(shù)據(jù)組織形式載入同時進行并行化加速處理,對存儲系統(tǒng)提出了不同的要求,因此本論文針對流媒體應用對處理器訪存系統(tǒng)展開研究。本設計的主要工作包括:(1)研究DDR的JEDEC標準協(xié)議規(guī)范,了解DDR SDRAM的工作機制及其關鍵技術(shù),為存儲控制器的整體設計提供理論基礎。(2)對存儲調(diào)度算法進行比較,找出不同的存儲調(diào)度算法在資源公平性和數(shù)據(jù)吞吐量之間各自具有什么樣的特點,需不需要增加多余的硬件設計,分析各種調(diào)度算法在面向流媒體應用時具有什么樣的優(yōu)劣之處。(3)分析流媒體應用的訪存特性。通過對流媒體靜態(tài)和動態(tài)壓縮標準的訪存行為進行分析,發(fā)現(xiàn)其數(shù)據(jù)訪存不同于傳統(tǒng)訪存,同時根據(jù)流數(shù)據(jù)在內(nèi)存中的映射關系,更好的了解流數(shù)據(jù)的訪存特性。(4)根據(jù)JEDEC標準協(xié)議規(guī)范,設計符合DDR協(xié)議的存儲控制器整體架構(gòu),并根據(jù)分析所得的流媒體應用的訪存特性,優(yōu)化實現(xiàn)了DDR存儲控制器并完成的RTL級設計。(5)對所設計的存儲控制器進行軟硬件仿真及驗證,并給出分析結(jié)果。在硬件驗證條件有所限制的情況下,系統(tǒng)頻率為125MHz,測得該存儲控制器的最大路徑延時為6.649ns,最小周期為9.143ns,資源使用的總功耗為5.542W,漏流功耗接近總功耗的50%。
【關鍵詞】:DDR 流媒體應用 存儲控制器 FPGA Verilog
【學位授予單位】:國防科學技術(shù)大學
【學位級別】:碩士
【學位授予年份】:2014
【分類號】:TP333
本文關鍵詞:面向流媒體應用的存儲控制器研究與設計,,由筆耕文化傳播整理發(fā)布。
本文編號:498419
本文鏈接:http://sikaile.net/kejilunwen/jisuanjikexuelunwen/498419.html
最近更新
教材專著