雙控制器磁盤陣列數(shù)據(jù)同步通道中的高速傳輸技術(shù)研究
發(fā)布時(shí)間:2023-06-03 00:34
當(dāng)今信息存儲(chǔ)對(duì)于各行業(yè)的重要性日益明顯,對(duì)存儲(chǔ)軟硬件的容量增長(zhǎng)、可靠性和高效性等都提出了新的要求和挑戰(zhàn)。在信息存儲(chǔ)領(lǐng)域,磁盤陣列技術(shù)從產(chǎn)生起就一直發(fā)揮著重要的作用。雙控制器磁盤陣列是一項(xiàng)提高磁盤陣列控制器可靠性的技術(shù),通過(guò)控制器的冗余機(jī)制,保證了在單臺(tái)控制器出現(xiàn)故障的情況下,系統(tǒng)仍能對(duì)外提供不間斷服務(wù),也避免造成用戶的重要數(shù)據(jù)丟失和損壞。 雙控制器磁盤陣列運(yùn)行時(shí),其中一個(gè)磁盤陣列控制器需要維護(hù)另外一臺(tái)控制器的緩沖區(qū)數(shù)據(jù)鏡像,涉及大量的數(shù)據(jù)傳輸工作,因此控制器之間的高速數(shù)據(jù)同步通道對(duì)磁盤陣列系統(tǒng)的效率有重要的影響。 設(shè)計(jì)了雙控制器磁盤陣列數(shù)據(jù)同步通道的高速數(shù)據(jù)傳輸方案。數(shù)據(jù)同步通道在Linux內(nèi)核態(tài)的SCST(SCSI Target Mid-level for Linux)的I/O處理層之下運(yùn)行,傳輸?shù)膶?duì)象是控制器的緩存數(shù)據(jù)。設(shè)計(jì)包括基于不同軟件協(xié)議棧和硬件設(shè)備的兩種方案。第一種方案是基于TCP/IP協(xié)議的萬(wàn)兆以太網(wǎng)通道,使用內(nèi)核態(tài)的套接字通信實(shí)現(xiàn)控制器之間高速數(shù)據(jù)傳輸。第二種方案通過(guò)PCIe通道映射遠(yuǎn)端服務(wù)器的內(nèi)存地址空間,使用DXH510主機(jī)適配器和CX4銅纜數(shù)據(jù)傳輸線作為底層傳輸介...
【文章頁(yè)數(shù)】:57 頁(yè)
【學(xué)位級(jí)別】:碩士
【文章目錄】:
摘要
Abstract
1 緒論
1.1 課題背景
1.2 雙控制器磁盤陣列介紹
1.3 高速傳輸通道的發(fā)展概況
1.4 本文研究的內(nèi)容和組織
2 雙控制器磁盤陣列系統(tǒng)設(shè)計(jì)
2.1 雙控制器磁盤陣列的架構(gòu)
2.2 數(shù)據(jù)同步通道的層次
2.3 本章小結(jié)
3 數(shù)據(jù)同步通道中的高速傳輸方案設(shè)計(jì)
3.1 總體通信架構(gòu)
3.2 數(shù)據(jù)同步通道中的多線程技術(shù)
3.3 緩沖區(qū)結(jié)構(gòu)與鎖的粒度
3.4 數(shù)據(jù)同步通道中的鎖機(jī)制
3.5 I/O 復(fù)用技術(shù)
3.6 本章小結(jié)
4 實(shí)現(xiàn)方案
4.1 萬(wàn)兆以太網(wǎng)通道方案
4.2 PCIe 通道方案
4.3 本章小結(jié)
5 性能測(cè)試與評(píng)估
5.1 測(cè)試平臺(tái)
5.2 通道性能測(cè)試
5.3 模擬應(yīng)用性能測(cè)試
5.4 本章小結(jié)
6 全文總結(jié)
致謝
參考文獻(xiàn)
本文編號(hào):3828324
【文章頁(yè)數(shù)】:57 頁(yè)
【學(xué)位級(jí)別】:碩士
【文章目錄】:
摘要
Abstract
1 緒論
1.1 課題背景
1.2 雙控制器磁盤陣列介紹
1.3 高速傳輸通道的發(fā)展概況
1.4 本文研究的內(nèi)容和組織
2 雙控制器磁盤陣列系統(tǒng)設(shè)計(jì)
2.1 雙控制器磁盤陣列的架構(gòu)
2.2 數(shù)據(jù)同步通道的層次
2.3 本章小結(jié)
3 數(shù)據(jù)同步通道中的高速傳輸方案設(shè)計(jì)
3.1 總體通信架構(gòu)
3.2 數(shù)據(jù)同步通道中的多線程技術(shù)
3.3 緩沖區(qū)結(jié)構(gòu)與鎖的粒度
3.4 數(shù)據(jù)同步通道中的鎖機(jī)制
3.5 I/O 復(fù)用技術(shù)
3.6 本章小結(jié)
4 實(shí)現(xiàn)方案
4.1 萬(wàn)兆以太網(wǎng)通道方案
4.2 PCIe 通道方案
4.3 本章小結(jié)
5 性能測(cè)試與評(píng)估
5.1 測(cè)試平臺(tái)
5.2 通道性能測(cè)試
5.3 模擬應(yīng)用性能測(cè)試
5.4 本章小結(jié)
6 全文總結(jié)
致謝
參考文獻(xiàn)
本文編號(hào):3828324
本文鏈接:http://sikaile.net/kejilunwen/jisuanjikexuelunwen/3828324.html
最近更新
教材專著