高速串行接口RapidIO的設(shè)計(jì)與驗(yàn)證
本文關(guān)鍵詞:高速串行接口RapidIO的設(shè)計(jì)與驗(yàn)證,由筆耕文化傳播整理發(fā)布。
【摘要】:在計(jì)算機(jī)和通信領(lǐng)域內(nèi)由于嵌入式系統(tǒng)高效并且簡潔,近年來發(fā)展比較迅猛,在消費(fèi)類產(chǎn)品和通信產(chǎn)品中越來越趨于發(fā)展核心。但隨著處理器總線的傳送能力緩慢的發(fā)展速度往往無法滿足較快發(fā)展的處理器的主頻和性能。高性能的嵌入式系統(tǒng)對(duì)互連的芯片間信號(hào)的帶寬的處理和所需成本、采用此互連的靈活性及可靠性的要求也不斷的在提高,未來高性能的通信系統(tǒng)需要更高性能的傳輸總線,這些是傳統(tǒng)總線完全不能達(dá)到的,互連總線的設(shè)計(jì)和制定問題成為了高速運(yùn)算系統(tǒng)和信號(hào)處理系統(tǒng)的主要問題。為了解決此問題,出現(xiàn)了RapidIO系統(tǒng)互連總線技術(shù),設(shè)計(jì)Rapid IO的目的就是針對(duì)將高性能的嵌入式系統(tǒng)芯片進(jìn)行互連和板間互連。選擇Rapid IO作為嵌入式系統(tǒng)互連的最佳方案是因?yàn)槠渚哂型獠恳_少、總線頻率高、延遲低和可靠性高等特點(diǎn),是未來發(fā)展的方向。本論文以此為研究背景,以RapidIO總線為研究基礎(chǔ),提出一種Rapid IO核的設(shè)計(jì)方案,并通過仿真工具對(duì)RapidIO核進(jìn)行功能驗(yàn)證。論文的具體工作如下:首先,介紹RapidIO的發(fā)展背景,重點(diǎn)介紹RapidIO發(fā)展當(dāng)前階段的基礎(chǔ)知識(shí)和技術(shù)現(xiàn)狀。將RapidIO和傳統(tǒng)總線進(jìn)行對(duì)比指出研究Rapid IO的必要性,并闡明RapidIO的優(yōu)勢(shì),滿足了高性能計(jì)算機(jī)系統(tǒng)的要求,分析應(yīng)用現(xiàn)狀。然后,系統(tǒng)詳細(xì)的介紹了Rapid IO協(xié)議規(guī)范。分析總線的傳輸協(xié)議,根據(jù)總線的傳輸特性劃分接口功能模塊,重點(diǎn)介紹基于RapidIO協(xié)議的接口IP核的設(shè)計(jì),研究了RapidIO核的設(shè)計(jì)過程,本文所設(shè)計(jì)的RapidIO IP核支持對(duì)遠(yuǎn)端互連設(shè)備的訪問,包含了Rapid IO協(xié)議規(guī)定的基本傳輸通道,根據(jù)規(guī)定的六種數(shù)據(jù)傳輸類型規(guī)范了Rapid IO各層的功能塊接口。針對(duì)本文的設(shè)計(jì),分析并采用相應(yīng)的驗(yàn)證方法,完成驗(yàn)證平臺(tái)的搭建工作。最后,根據(jù)搭建好的有效驗(yàn)證平臺(tái),以仿真軟件為基礎(chǔ),驗(yàn)證IP核的功能。通過有效驗(yàn)證所設(shè)計(jì)的Rapid IO IP核,對(duì)結(jié)果進(jìn)行了分析,表明了本文所實(shí)現(xiàn)的RapidIO IP核符合了協(xié)議所規(guī)定的要求。
【關(guān)鍵詞】:嵌入式系統(tǒng)互連 RapidIO 三層結(jié)構(gòu) 數(shù)據(jù)通路
【學(xué)位授予單位】:西安電子科技大學(xué)
【學(xué)位級(jí)別】:碩士
【學(xué)位授予年份】:2015
【分類號(hào)】:TP334.7
【目錄】:
- 摘要5-6
- ABSTRACT6-11
- 縮略語對(duì)照表11-14
- 第一章 緒論14-18
- 1.1 RapidIO總線發(fā)展的背景14-15
- 1.2 RapidIO的技術(shù)優(yōu)勢(shì)15
- 1.3 RapidIO的發(fā)展前景及應(yīng)用15
- 1.4 論文研究內(nèi)容和結(jié)構(gòu)安排15-16
- 1.4.1 研究內(nèi)容15-16
- 1.4.2 論文結(jié)構(gòu)安排16
- 1.5 本章小結(jié)16-18
- 第二章 RdpidIO協(xié)議介紹18-28
- 2.1 RapidIO規(guī)范概述18
- 2.2 RapidIO三層結(jié)構(gòu)18-22
- 2.3 包結(jié)構(gòu)22-25
- 2.4 包交換過程25-27
- 2.5 本章小結(jié)27-28
- 第三章 RapidIO功能設(shè)計(jì)28-66
- 3.1 概述28-29
- 3.2 串行RapidIO IP核模塊設(shè)計(jì)29-38
- 3.2.1 邏輯層設(shè)計(jì)29-31
- 3.2.2 緩沖層設(shè)計(jì)31-35
- 3.2.3 物理層設(shè)計(jì)35-36
- 3.2.4 寄存器模塊設(shè)計(jì)36-38
- 3.3 串行RapidIO的數(shù)據(jù)通路38-64
- 3.3.1 維護(hù)操作訪問配置空間40-47
- 3.3.2 遠(yuǎn)端訪問本地存儲(chǔ)器事務(wù)47-53
- 3.3.3 本地訪問遠(yuǎn)端存儲(chǔ)器事務(wù)53-60
- 3.3.4 門鈴操作60-64
- 3.4 本章小結(jié)64-66
- 第四章 RapidIO的驗(yàn)證66-78
- 4.1 驗(yàn)證平臺(tái)搭建66-71
- 4.1.1 驗(yàn)證平臺(tái)概述66
- 4.1.2 模型描述66-68
- 4.1.3 激勵(lì)產(chǎn)生器描述68-70
- 4.1.4 監(jiān)控器描述70-71
- 4.2 驗(yàn)證結(jié)果分析71-76
- 4.2.1 維護(hù)操作71-72
- 4.2.2 NREAD和NWRITE操作72-73
- 4.2.3 NWRITE_R操作73-75
- 4.2.4 SWRITE操作75-76
- 4.2.5 DOORBELL操作76
- 4.3 本章小結(jié)76-78
- 第五章 結(jié)論與展望78-80
- 5.1 論文總結(jié)78
- 5.2 下一步工作展望78-80
- 參考文獻(xiàn)80-82
- 致謝82-83
【相似文獻(xiàn)】
中國期刊全文數(shù)據(jù)庫 前10條
1 Robert Oshana;;嵌入式系統(tǒng)的序列RapidIO架構(gòu)[J];電子與電腦;2007年11期
2 Tom Cox;;以太網(wǎng)與RapidIO的對(duì)比[J];電子設(shè)計(jì)應(yīng)用;2007年06期
3 章樂;李雅靜;倪明;柴小雨;;一種基于RapidIO接口的嵌入式系統(tǒng)[J];計(jì)算機(jī)工程;2008年S1期
4 鄧豹;趙小冬;;基于串行RapidIO的嵌入式互連研究[J];航空計(jì)算技術(shù);2008年03期
5 劉明雷;陳磊;沈文楓;徐煒民;鄭衍衡;;基于RapidIO的單邊通信接口的設(shè)計(jì)與實(shí)現(xiàn)[J];計(jì)算機(jī)應(yīng)用與軟件;2009年05期
6 梁基;金亨科;徐煒民;鄭衍衡;沈文楓;;基于RapidIO的高性能通信接口的設(shè)計(jì)與實(shí)現(xiàn)[J];計(jì)算機(jī)應(yīng)用與軟件;2009年07期
7 趙博龍;趙云忠;孔德岐;;RapidIO互連技術(shù)研究及其模型驗(yàn)證[J];航空計(jì)算技術(shù);2009年04期
8 黃先春;黃登山;駱艷卜;;RapidIO鏈的設(shè)計(jì)方案和應(yīng)用[J];計(jì)算機(jī)工程與應(yīng)用;2009年32期
9 孫燈亮;;RapidIO測試思路和方法[J];電子質(zhì)量;2009年11期
10 姚鋼;;全新Serial RapidIO Gen2交換器提升嵌入式互連性能[J];電子設(shè)計(jì)技術(shù);2010年10期
中國重要會(huì)議論文全文數(shù)據(jù)庫 前5條
1 萬留進(jìn);宿紹瑩;陳曾平;;串行RapidIO互連技術(shù)研究與實(shí)現(xiàn)[A];全國第二屆信號(hào)處理與應(yīng)用學(xué)術(shù)會(huì)議專刊[C];2008年
2 劉芳;于禮華;李方偉;李強(qiáng);;基于FPGA的RapidIO總線技術(shù)研究與實(shí)現(xiàn)[A];第二十七屆中國(天津)2013IT、網(wǎng)絡(luò)、信息技術(shù)、電子、儀器儀表創(chuàng)新學(xué)術(shù)會(huì)議論文集[C];2013年
3 陳小波;胡封林;陳吉華;;一種應(yīng)用于串行RapidIO的8B10B編解碼器的設(shè)計(jì)[A];第十五屆計(jì)算機(jī)工程與工藝年會(huì)暨第一屆微處理器技術(shù)論壇論文集(A輯)[C];2011年
4 胡善清;龍騰;;基于cPCI平臺(tái)的串行RapidIO網(wǎng)絡(luò)系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn)[A];第三屆全國嵌入式技術(shù)和信息處理聯(lián)合學(xué)術(shù)會(huì)議論文集[C];2009年
5 李曉歡;胡封林;劉仲;亓磊;;一種高速串行RapidIO時(shí)鐘數(shù)據(jù)恢復(fù)電路的設(shè)計(jì)[A];第十六屆計(jì)算機(jī)工程與工藝年會(huì)暨第二屆微處理器技術(shù)論壇論文集[C];2012年
中國重要報(bào)紙全文數(shù)據(jù)庫 前7條
1 ;RapidIO網(wǎng)絡(luò)的互連技術(shù)[N];科技日?qǐng)?bào);2000年
2 ;IDT推出針對(duì)嵌入式市場的串行RapidIO[N];電子資訊時(shí)報(bào);2007年
3 李明琪;水乳交融的格斗[N];計(jì)算機(jī)世界;2002年
4 廣東 邱曉光;未來的高速總線:3GIO[N];電腦報(bào);2001年
5 ;PCI集團(tuán)向通信OEM推廣Express[N];計(jì)算機(jī)世界;2003年
6 ;能提高信號(hào)完整性[N];中國計(jì)算機(jī)報(bào);2006年
7 記者 王翌;網(wǎng)絡(luò)芯片強(qiáng)調(diào)“智能”[N];計(jì)算機(jī)世界;2004年
本文關(guān)鍵詞:高速串行接口RapidIO的設(shè)計(jì)與驗(yàn)證,,由筆耕文化傳播整理發(fā)布。
本文編號(hào):374201
本文鏈接:http://sikaile.net/kejilunwen/jisuanjikexuelunwen/374201.html