90nm工藝高速低功耗SRAM的設(shè)計(jì)
發(fā)布時(shí)間:2022-09-28 19:30
隨著微電子技術(shù)的發(fā)展,嵌入式存儲(chǔ)器的設(shè)計(jì)在半導(dǎo)體設(shè)計(jì)中占據(jù)了很重要的一個(gè)分支。而隨著半導(dǎo)體工藝的不斷等比例縮小,嵌入式存儲(chǔ)器呈現(xiàn)出更高集成度、更快速、更低功耗的發(fā)展趨勢(shì)。而且目前數(shù)字設(shè)計(jì)的硅片中近80%面積用于存儲(chǔ)芯片,SRAM占各種存儲(chǔ)器總額的比重也不斷提高。SRAM作為半導(dǎo)體存儲(chǔ)器中的一類重要產(chǎn)品,在計(jì)算機(jī)、通信、多媒體等高速數(shù)據(jù)交換系統(tǒng)中得到了廣泛的應(yīng)用。因此,對(duì)靜態(tài)隨機(jī)讀寫(xiě)存儲(chǔ)器進(jìn)行深入研究具有深遠(yuǎn)的意義。SRAM的低功耗和快速的數(shù)據(jù)存取的特點(diǎn)已經(jīng)使其發(fā)展勢(shì)頭強(qiáng)勁,同時(shí)SRAM集成的各種系統(tǒng)芯片也發(fā)展迅速。所以,在目前狀況下,深亞微米下高速低功耗SRAM的研究理所當(dāng)然地成為了數(shù)字集成電路領(lǐng)域中的研究熱點(diǎn)之一 本文第一章首先講述了半導(dǎo)體存儲(chǔ)器的分類,闡述了各種不同類型的存儲(chǔ)器的特點(diǎn)和工作原理。第二章進(jìn)行了SRAM的體系結(jié)構(gòu)分析,詳細(xì)說(shuō)明了存儲(chǔ)陣列以及靈敏放大器、SRAM的譯碼電路和控制電路等外圍電路的結(jié)構(gòu)及設(shè)計(jì)方法,并總結(jié)優(yōu)缺點(diǎn),進(jìn)行比較。第三章詳細(xì)分析了SRAM基本存儲(chǔ)單元的組成結(jié)構(gòu)及電路模式,說(shuō)明了SRAM六管單元的工作原理,根據(jù)公式及仿真結(jié)果選擇并確定六個(gè)存儲(chǔ)管的...
【文章頁(yè)數(shù)】:68 頁(yè)
【學(xué)位級(jí)別】:碩士
【文章目錄】:
摘要
Abstract
引言
第一章 半導(dǎo)體存儲(chǔ)器分類
1.1 半導(dǎo)體存儲(chǔ)器的分類
1.2 半導(dǎo)體存儲(chǔ)器的性能指標(biāo)
第二章 SRAM體系結(jié)構(gòu)分析
2.1 存儲(chǔ)陣列
2.2 靈敏放大器
2.3 譯碼器
2.4 控制電路
第三章 從設(shè)計(jì)的角度優(yōu)化高速低功耗SRAM
3.1 電路控制信號(hào)及時(shí)序分析
3.2 SRAM存儲(chǔ)單元
3.3 靈敏放大器電路設(shè)計(jì)
3.4 譯碼器電路設(shè)計(jì)
3.5 其他功能模塊電路設(shè)計(jì)
3.6 電路整體仿真結(jié)果
第四章 設(shè)計(jì)相關(guān)的布局和版圖
4.1 版圖布局分析
4.2 版圖設(shè)計(jì)
第五章 總結(jié)及展望
參考文獻(xiàn)
致謝
【參考文獻(xiàn)】:
期刊論文
[1]高速低功耗SRAM中靈敏放大器的設(shè)計(jì)[J]. 黃義定,李鑒,李天陽(yáng),石振巖. 電子器件. 2008(05)
[2]深亞微米SRAM存儲(chǔ)單元靜態(tài)噪聲容限研究[J]. 施亮,高寧,于宗光. 電子與封裝. 2007(05)
[3]嵌入式靜態(tài)隨機(jī)存儲(chǔ)器的低功耗設(shè)計(jì)[J]. 姚其爽,張昭勇,張盛兵. 科學(xué)技術(shù)與工程. 2007(08)
[4]低位線擺幅的低功耗SRAM設(shè)計(jì)[J]. 顧明,薛駿,楊軍. 電路與系統(tǒng)學(xué)報(bào). 2006(06)
碩士論文
[1]高性能低功耗嵌入式SRAM的設(shè)計(jì)與實(shí)現(xiàn)[D]. 凌利軍.國(guó)防科學(xué)技術(shù)大學(xué) 2008
[2]1Mb高速低功耗SRAM的設(shè)計(jì)[D]. 王曉媛.西安電子科技大學(xué) 2008
[3]高速、低功耗SRAM分析與設(shè)計(jì)[D]. 施亮.江南大學(xué) 2007
[4]高速低功耗嵌入式SRAM研究與設(shè)計(jì)[D]. 姚其爽.西北工業(yè)大學(xué) 2007
[5]高速低功耗4M Bits SRAM的設(shè)計(jì)與研究[D]. 李天陽(yáng).江南大學(xué) 2006
[6]SRAM靈敏放大器模塊的HSPICE仿真與設(shè)計(jì)改進(jìn)[D]. 楊洪艷.北京工業(yè)大學(xué) 2004
本文編號(hào):3682253
【文章頁(yè)數(shù)】:68 頁(yè)
【學(xué)位級(jí)別】:碩士
【文章目錄】:
摘要
Abstract
引言
第一章 半導(dǎo)體存儲(chǔ)器分類
1.1 半導(dǎo)體存儲(chǔ)器的分類
1.2 半導(dǎo)體存儲(chǔ)器的性能指標(biāo)
第二章 SRAM體系結(jié)構(gòu)分析
2.1 存儲(chǔ)陣列
2.2 靈敏放大器
2.3 譯碼器
2.4 控制電路
第三章 從設(shè)計(jì)的角度優(yōu)化高速低功耗SRAM
3.1 電路控制信號(hào)及時(shí)序分析
3.2 SRAM存儲(chǔ)單元
3.3 靈敏放大器電路設(shè)計(jì)
3.4 譯碼器電路設(shè)計(jì)
3.5 其他功能模塊電路設(shè)計(jì)
3.6 電路整體仿真結(jié)果
第四章 設(shè)計(jì)相關(guān)的布局和版圖
4.1 版圖布局分析
4.2 版圖設(shè)計(jì)
第五章 總結(jié)及展望
參考文獻(xiàn)
致謝
【參考文獻(xiàn)】:
期刊論文
[1]高速低功耗SRAM中靈敏放大器的設(shè)計(jì)[J]. 黃義定,李鑒,李天陽(yáng),石振巖. 電子器件. 2008(05)
[2]深亞微米SRAM存儲(chǔ)單元靜態(tài)噪聲容限研究[J]. 施亮,高寧,于宗光. 電子與封裝. 2007(05)
[3]嵌入式靜態(tài)隨機(jī)存儲(chǔ)器的低功耗設(shè)計(jì)[J]. 姚其爽,張昭勇,張盛兵. 科學(xué)技術(shù)與工程. 2007(08)
[4]低位線擺幅的低功耗SRAM設(shè)計(jì)[J]. 顧明,薛駿,楊軍. 電路與系統(tǒng)學(xué)報(bào). 2006(06)
碩士論文
[1]高性能低功耗嵌入式SRAM的設(shè)計(jì)與實(shí)現(xiàn)[D]. 凌利軍.國(guó)防科學(xué)技術(shù)大學(xué) 2008
[2]1Mb高速低功耗SRAM的設(shè)計(jì)[D]. 王曉媛.西安電子科技大學(xué) 2008
[3]高速、低功耗SRAM分析與設(shè)計(jì)[D]. 施亮.江南大學(xué) 2007
[4]高速低功耗嵌入式SRAM研究與設(shè)計(jì)[D]. 姚其爽.西北工業(yè)大學(xué) 2007
[5]高速低功耗4M Bits SRAM的設(shè)計(jì)與研究[D]. 李天陽(yáng).江南大學(xué) 2006
[6]SRAM靈敏放大器模塊的HSPICE仿真與設(shè)計(jì)改進(jìn)[D]. 楊洪艷.北京工業(yè)大學(xué) 2004
本文編號(hào):3682253
本文鏈接:http://sikaile.net/kejilunwen/jisuanjikexuelunwen/3682253.html
最近更新
教材專著