基于FPGA光纖與1.4標(biāo)準(zhǔn)HDMI接口轉(zhuǎn)換方法
發(fā)布時(shí)間:2017-05-14 20:05
本文關(guān)鍵詞:基于FPGA光纖與1.4標(biāo)準(zhǔn)HDMI接口轉(zhuǎn)換方法,由筆耕文化傳播整理發(fā)布。
【摘要】:隨著科學(xué)技術(shù)的快速發(fā)展,如何更多地將高新技術(shù)與大眾服務(wù)聯(lián)系起來,已經(jīng)成為高新技術(shù)的目的之一,同時(shí)也經(jīng)成為高新技術(shù)應(yīng)用的新的發(fā)展方向。本論文主要是針對當(dāng)前市場對超高清高速數(shù)字傳輸系統(tǒng)的需求還未能得到滿足而進(jìn)行研究設(shè)計(jì)的。主要針對高清視頻或高分辨率圖像的實(shí)時(shí)非壓縮傳輸而進(jìn)行相應(yīng)的研究,該系統(tǒng)利用光線傳輸,可以滿足高速的遠(yuǎn)距離傳輸,這樣就可以滿足許多工程的需要,在很多場合可以得到應(yīng)用,前景非常好。 本課題提出的是基于FPGA芯片在光纖模塊與1.4標(biāo)準(zhǔn)的HDMI接口轉(zhuǎn)換之間進(jìn)行信號轉(zhuǎn)換的設(shè)計(jì)方法。該設(shè)計(jì)方法實(shí)現(xiàn)的是對輸入的1080P的超高清視頻信號進(jìn)行轉(zhuǎn)換并再次發(fā)射顯示。接口電路使用ADV7612和ADV7511對視頻信號進(jìn)行接收和發(fā)射處理,傳輸?shù)囊曨l信號是8位的數(shù)據(jù)信號。本系統(tǒng)使用FPGA作為開發(fā)平臺,由I2C總線配置模塊、串/并轉(zhuǎn)換模塊,復(fù)用/解復(fù)用模塊和時(shí)序轉(zhuǎn)化模塊組成, HDMI接口接收來自外部的視頻信號,然后將接收到的高清視頻信號利用FPGA對視頻信號進(jìn)行無壓縮處理和控制,,同時(shí)處理的還包括音頻和控制信號,將處理后的視頻信號、音頻信號和控制信號等三路并行信號進(jìn)行并串轉(zhuǎn)換,轉(zhuǎn)換為一路串行信號,光纖終端接收到的就是一路高速的串行信號,這樣就實(shí)現(xiàn)了HDMI接口到光纖終端的轉(zhuǎn)換,該系統(tǒng)還實(shí)現(xiàn)了從光纖模塊到HDMI接口的轉(zhuǎn)換,傳輸視頻信號的的同時(shí)也能夠?qū)崿F(xiàn)音頻信號和控制信號的同步。系統(tǒng)的現(xiàn)實(shí)目的在于實(shí)現(xiàn)超高清視頻的遠(yuǎn)距離高速傳輸,實(shí)現(xiàn)從接收端到發(fā)射端的實(shí)時(shí)非壓縮傳輸,提高了視頻顯示的質(zhì)量,能滿足更多領(lǐng)域?qū)σ曨l信號的高速高清的要求。
【關(guān)鍵詞】:復(fù)用/解復(fù)用 HDMI VHDL FPGA
【學(xué)位授予單位】:沈陽工業(yè)大學(xué)
【學(xué)位級別】:碩士
【學(xué)位授予年份】:2014
【分類號】:TP334.7
【目錄】:
- 摘要4-5
- Abstract5-9
- 第1章 緒論9-12
- 1.1 課題研究的背景及現(xiàn)狀9-10
- 1.2 課題的目的和意義10-11
- 1.3 論文的主要內(nèi)容11-12
- 第2章 HDMI 技術(shù)12-22
- 2.1 HDMI 總覽12-14
- 2.2 HDMI 接口的物理層概述14-15
- 2.3 信號與編碼15-20
- 2.3.1 總覽15-17
- 2.3.2 操作模式17-20
- 2.4 HDMI 視頻20-22
- 2.4.1 概述20
- 2.4.2 HDMI 視頻格式20-21
- 2.4.3 視頻控制信號:HSYNC,VSYNC21
- 2.4.4 像素編碼要求21-22
- 第3章 FPGA 技術(shù)簡介22-32
- 3.1 FPGA 的出現(xiàn)和發(fā)展22-23
- 3.2 FPGA 基本原理23-24
- 3.3 FPGA 的基本構(gòu)架24-25
- 3.4 FPGA 設(shè)計(jì)流程25-29
- 3.4.1 電路功能設(shè)計(jì)25-26
- 3.4.2 設(shè)計(jì)輸入26-27
- 3.4.3 功能仿真27
- 3.4.4 設(shè)計(jì)綜合27
- 3.4.5 綜合后仿真27-28
- 3.4.6 設(shè)計(jì)實(shí)現(xiàn)28
- 3.4.7 時(shí)序仿真28-29
- 3.4.8 下載驗(yàn)證29
- 3.5 FPGA 廠商及產(chǎn)品29-32
- 3.5.1 ALTERA29-30
- 3.5.2 XILINX30-32
- 第4章 系統(tǒng)硬件設(shè)計(jì)32-48
- 4.1 頂層設(shè)計(jì)32-33
- 4.2 HDMI 接收端處理模塊設(shè)計(jì)33-39
- 4.2.1 ADV7612 簡介33-35
- 4.2.2 HDMI 接收端電路設(shè)計(jì)35-39
- 4.3 HDMI 發(fā)射端處理模塊設(shè)計(jì)39-42
- 4.3.1 ADV7511 簡介39-40
- 4.3.2 HDMI 發(fā)射端電路設(shè)計(jì)40-42
- 4.4 高速串/并轉(zhuǎn)換電路設(shè)計(jì)42-44
- 4.5 FPGA 接口模塊設(shè)計(jì)44-47
- 4.5.1 ADV7612 與 FPGA 的連接44-46
- 4.5.2 FPGA 與 ADV7511 的連接46-47
- 4.6 本章小結(jié)47-48
- 第5章 系統(tǒng)軟件設(shè)計(jì)48-61
- 5.1 ISE 開發(fā)平臺簡介48-49
- 5.1.1 ISE 軟件的特點(diǎn)48-49
- 5.1.2 ISE 功能簡介49
- 5.2 VHDL 語言簡介49-51
- 5.3 軟件的頂層設(shè)計(jì)51
- 5.4 軟件的底層設(shè)計(jì)51-55
- 5.4.1 HDMI 時(shí)序轉(zhuǎn)化模塊設(shè)計(jì)51-52
- 5.4.2 3:1 并串/1:3 串并轉(zhuǎn)換模塊設(shè)計(jì)52-54
- 5.4.3 復(fù)用/解復(fù)用模塊設(shè)計(jì)54-55
- 5.5 I2C 邏輯配置55-60
- 5.5.1 I2C 總線介紹55-57
- 5.5.2 AD7612 芯片 I2C 配置57-59
- 5.5.3 AD7511 芯片 I2C 配置59-60
- 5.6 本章小結(jié)60-61
- 第6章 結(jié)論61-63
- 參考文獻(xiàn)63-66
- 在學(xué)研究成果66-67
- 致謝67
【參考文獻(xiàn)】
中國期刊全文數(shù)據(jù)庫 前3條
1 尹雪英,侯新錄;有限元軟件的友好用戶界面設(shè)計(jì)[J];太原理工大學(xué)學(xué)報(bào);2003年03期
2 吳禮章;謝鴻志;王美平;;高清視頻光纖傳輸技術(shù)[J];通信技術(shù);2013年04期
3 傘景輝,孫廣富;SAA7111A中I~2C總線控制器的FPGA實(shí)現(xiàn)[J];微處理機(jī);2004年04期
本文關(guān)鍵詞:基于FPGA光纖與1.4標(biāo)準(zhǔn)HDMI接口轉(zhuǎn)換方法,由筆耕文化傳播整理發(fā)布。
本文編號:366099
本文鏈接:http://sikaile.net/kejilunwen/jisuanjikexuelunwen/366099.html
最近更新
教材專著