高速大容量圖像存儲系統(tǒng)設(shè)計
發(fā)布時間:2022-01-12 01:28
隨著科技的發(fā)展,對圖像存儲系統(tǒng)的速度、容量、功耗、可靠性要求越來越高,如何開發(fā)出高質(zhì)量的圖像存儲系統(tǒng),實時快速的存儲大量高速圖像數(shù)據(jù)是本論文研究的關(guān)鍵。本文首先介紹研究的背景,然后根據(jù)任務(wù)要求給出硬件設(shè)計以及控制邏輯設(shè)計。針對MC1311高速COMS相機,采用閃存Flash Memory作為存儲介質(zhì),FPGA(現(xiàn)場可編程門陣列)為存儲陣列的控制核心,設(shè)計完成了高速大容量圖像存儲系統(tǒng)。FPGA既可作為高速數(shù)據(jù)傳輸?shù)紽LASH的緩存,又能實現(xiàn)對FLASH的讀寫、擦除操作的時序控制。針對外部高速圖像數(shù)據(jù)的輸入,引入了多級流水和并行處理技術(shù),并自動屏蔽了FLASH的壞塊,成功實現(xiàn)了用高密度、相對低速的FLASH存儲器對高速圖像數(shù)據(jù)的可靠存儲。讀取存儲陣列的圖像數(shù)據(jù)時,采用PCI傳輸,實現(xiàn)了PCI接口與上位機之間的通信。
【文章來源】:西安電子科技大學(xué)陜西省 211工程院校 教育部直屬院校
【文章頁數(shù)】:58 頁
【學(xué)位級別】:碩士
【部分圖文】:
相機接口配置
流主要通過擴展CameraLink高速接口輸出。、控制、數(shù)據(jù)均需要連接到存儲系統(tǒng),因此兩者之間的連接和2個MDR26連接器。1為彩色相機,傳感器包含R、G、B三種。MC1311傳感器的B盯圖所示。
3.2.2控制板硬件設(shè)計控制電路板硬件組成主要包括FPGA、 CameraLink收發(fā)芯片、數(shù)據(jù)傳輸收發(fā)芯片以及DC心C芯片等?刂齐娐钒逶O(shè)計圖如圖3.2所示:上位機上位機電電源模塊塊 塊塊塊塊塊塊塊塊塊 (((DC/DC)))))FPGA接口控制 制 制制制制制制制 TTTPS703022222EP2530F672I44444自定義總線線 接 接 接 接 接 接口 口 數(shù) 數(shù)數(shù)數(shù)數(shù)數(shù)數(shù)數(shù)數(shù) 數(shù)據(jù)接收 收長 長長’川 川 DS90CR288AAA命命命命 命 命命命命命命命命 命令發(fā)送 送時時鐘鐘 鐘鐘鐘鐘鐘鐘鐘鐘鐘 鐘 DS90LV04777晶晶振振 振振振振振振振振數(shù) 數(shù)據(jù)傳輸 輸輸輸輸輸輸輸輸輸 DDDS90LV048AAAAARS485驅(qū)動 動 命 命令發(fā)送 送送 SN75LBC18444 OOOS90LV047777777777777777777延延長電纜驅(qū)動動動動動動動動動動 DDDS15BA101、、、RS485連接器 器 DDDS15EA101111111111111111111圖3.2控制電路板設(shè)計圖FPGA的功能為完成數(shù)據(jù)與控制信號接口邏輯的設(shè)計,將接收的圖像數(shù)據(jù)通過母板分發(fā)到存儲器電路板。FPGA芯片的選擇綜合考慮速度、FO管腿數(shù)量、片內(nèi)數(shù)據(jù)存儲容量以及工作溫度等因素。采用ALTERA公司的Stratixll系列的EP2530F672I4
【參考文獻】:
期刊論文
[1]高速大容量FLASH存儲系統(tǒng)設(shè)計[J]. 李超,王虹現(xiàn),邢孟道. 火控雷達技術(shù). 2007(01)
[2]高速大容量固態(tài)存儲系統(tǒng)的設(shè)計[J]. 韓茜,羅豐,吳順君. 雷達科學(xué)與技術(shù). 2005(02)
博士論文
[1]基于閃存的星載高速大容量存儲技術(shù)的研究[D]. 朱巖.中國科學(xué)院研究生院(空間科學(xué)與應(yīng)用研究中心) 2006
碩士論文
[1]基于FPGA的嵌入式圖像采集卡的研究[D]. 彭平良.大連理工大學(xué) 2008
[2]基于FLASH的大容量記錄器的設(shè)計[D]. 許輝.中北大學(xué) 2007
[3]基于閃存的大容量圖像存儲器的研究[D]. 李敏潔.中國科學(xué)院研究生院(長春光學(xué)精密機械與物理研究所) 2006
[4]基于閃存的星載大容量存儲器的研制[D]. 高怡禎.中國科學(xué)院研究生院(空間科學(xué)與應(yīng)用研究中心) 2004
本文編號:3583831
【文章來源】:西安電子科技大學(xué)陜西省 211工程院校 教育部直屬院校
【文章頁數(shù)】:58 頁
【學(xué)位級別】:碩士
【部分圖文】:
相機接口配置
流主要通過擴展CameraLink高速接口輸出。、控制、數(shù)據(jù)均需要連接到存儲系統(tǒng),因此兩者之間的連接和2個MDR26連接器。1為彩色相機,傳感器包含R、G、B三種。MC1311傳感器的B盯圖所示。
3.2.2控制板硬件設(shè)計控制電路板硬件組成主要包括FPGA、 CameraLink收發(fā)芯片、數(shù)據(jù)傳輸收發(fā)芯片以及DC心C芯片等?刂齐娐钒逶O(shè)計圖如圖3.2所示:上位機上位機電電源模塊塊 塊塊塊塊塊塊塊塊塊 (((DC/DC)))))FPGA接口控制 制 制制制制制制制 TTTPS703022222EP2530F672I44444自定義總線線 接 接 接 接 接 接口 口 數(shù) 數(shù)數(shù)數(shù)數(shù)數(shù)數(shù)數(shù)數(shù) 數(shù)據(jù)接收 收長 長長’川 川 DS90CR288AAA命命命命 命 命命命命命命命命 命令發(fā)送 送時時鐘鐘 鐘鐘鐘鐘鐘鐘鐘鐘鐘 鐘 DS90LV04777晶晶振振 振振振振振振振振數(shù) 數(shù)據(jù)傳輸 輸輸輸輸輸輸輸輸輸 DDDS90LV048AAAAARS485驅(qū)動 動 命 命令發(fā)送 送送 SN75LBC18444 OOOS90LV047777777777777777777延延長電纜驅(qū)動動動動動動動動動動 DDDS15BA101、、、RS485連接器 器 DDDS15EA101111111111111111111圖3.2控制電路板設(shè)計圖FPGA的功能為完成數(shù)據(jù)與控制信號接口邏輯的設(shè)計,將接收的圖像數(shù)據(jù)通過母板分發(fā)到存儲器電路板。FPGA芯片的選擇綜合考慮速度、FO管腿數(shù)量、片內(nèi)數(shù)據(jù)存儲容量以及工作溫度等因素。采用ALTERA公司的Stratixll系列的EP2530F672I4
【參考文獻】:
期刊論文
[1]高速大容量FLASH存儲系統(tǒng)設(shè)計[J]. 李超,王虹現(xiàn),邢孟道. 火控雷達技術(shù). 2007(01)
[2]高速大容量固態(tài)存儲系統(tǒng)的設(shè)計[J]. 韓茜,羅豐,吳順君. 雷達科學(xué)與技術(shù). 2005(02)
博士論文
[1]基于閃存的星載高速大容量存儲技術(shù)的研究[D]. 朱巖.中國科學(xué)院研究生院(空間科學(xué)與應(yīng)用研究中心) 2006
碩士論文
[1]基于FPGA的嵌入式圖像采集卡的研究[D]. 彭平良.大連理工大學(xué) 2008
[2]基于FLASH的大容量記錄器的設(shè)計[D]. 許輝.中北大學(xué) 2007
[3]基于閃存的大容量圖像存儲器的研究[D]. 李敏潔.中國科學(xué)院研究生院(長春光學(xué)精密機械與物理研究所) 2006
[4]基于閃存的星載大容量存儲器的研制[D]. 高怡禎.中國科學(xué)院研究生院(空間科學(xué)與應(yīng)用研究中心) 2004
本文編號:3583831
本文鏈接:http://sikaile.net/kejilunwen/jisuanjikexuelunwen/3583831.html
最近更新
教材專著