高速低功耗先入先出存儲器電路設計與版圖實現(xiàn)
發(fā)布時間:2021-11-18 10:22
現(xiàn)代IC設計中一個不可避免的問題是,在系統(tǒng)與系統(tǒng)以及系統(tǒng)與外同芯片通信的設計中會出現(xiàn)多時鐘域的情況,而采用異步先入先出(FIFO)存儲器來滿足系統(tǒng)間高速數據傳輸的要求,不失為一種簡單、快捷的解決方案。因此,FIFO存儲器被廣泛應用于高速數據采集、多處理器接口、通信中高速緩存等應用領域。目前,國內對于SRAM存儲器的研究工作相對落后,作為特殊SRAM的FIFO存儲器,關于其設計成果的報道較少,但也能看到研制出小容量(256×9bit)異步FIFO存儲器的相關報道,對于更大容量及高速低功耗FIFO存儲器芯片的研究成果報道則更少。本論文詳細論述了高速低功耗異步4k×9bit FIFO存儲器的設計和實現(xiàn)方法。同時,為了實現(xiàn)FIFO存儲器的高速低功耗以及適應新的工藝要求,對原芯片RAM陣列模塊進行了重新設計,因此論文著重研究了RAM陣列模塊,包括存儲單元和靈敏放大器的設計。論文首先介紹了半導體存儲器的分類和SRAM的發(fā)展,并對集成電路低功耗設計的必要性和設計方法進行了概述,隨后論文分析了FIFO存儲器的基本結構,并對FIFO存儲器各模塊及電路做了簡要介紹,緊接著從系統(tǒng)結構方面討論了FIFO存儲器...
【文章來源】:電子科技大學四川省 211工程院校 985工程院校 教育部直屬院校
【文章頁數】:75 頁
【學位級別】:碩士
【部分圖文】:
唯dSRAM存儲器芯片[’刁
【參考文獻】:
期刊論文
[1]一種新型靈敏放大器的設計[J]. 高寧,施亮,于宗光. 電子與封裝. 2007(06)
[2]異步時鐘亞穩(wěn)態(tài)及FIFO標志位的產生[J]. 徐世偉,劉嚴嚴,劉紅俠. 電子技術應用. 2006(11)
[3]新型MRAM存儲器存取核心技術的研究[J]. 楊小寶,朱志祥,程遠征. 新技術新工藝. 2006(04)
[4]FIFO緩沖存儲器的結構及應用[J]. 陳征. 汕頭大學學報(自然科學版). 1998(01)
本文編號:3502727
【文章來源】:電子科技大學四川省 211工程院校 985工程院校 教育部直屬院校
【文章頁數】:75 頁
【學位級別】:碩士
【部分圖文】:
唯dSRAM存儲器芯片[’刁
【參考文獻】:
期刊論文
[1]一種新型靈敏放大器的設計[J]. 高寧,施亮,于宗光. 電子與封裝. 2007(06)
[2]異步時鐘亞穩(wěn)態(tài)及FIFO標志位的產生[J]. 徐世偉,劉嚴嚴,劉紅俠. 電子技術應用. 2006(11)
[3]新型MRAM存儲器存取核心技術的研究[J]. 楊小寶,朱志祥,程遠征. 新技術新工藝. 2006(04)
[4]FIFO緩沖存儲器的結構及應用[J]. 陳征. 汕頭大學學報(自然科學版). 1998(01)
本文編號:3502727
本文鏈接:http://sikaile.net/kejilunwen/jisuanjikexuelunwen/3502727.html
最近更新
教材專著