基于PXIe高速接口的高速數(shù)據(jù)傳輸平臺(tái)的設(shè)計(jì)與實(shí)現(xiàn)
發(fā)布時(shí)間:2021-10-29 17:13
在測試領(lǐng)域,一般需要對(duì)被測試的設(shè)備進(jìn)行信號(hào)指令發(fā)送和信號(hào)采集,并且發(fā)送和采集的信號(hào)格式各不相同。發(fā)送完成后,會(huì)收到測試設(shè)備的返回信息,用來判斷指令是否下發(fā)成功;采集完成后,對(duì)采集的信號(hào)進(jìn)行分析,并將測試結(jié)果通過上位機(jī)軟件顯示。這就需要測試設(shè)備有好的兼容性和高速的系統(tǒng)傳輸功能,以適用于同時(shí)完成多個(gè)測試功能。PXI機(jī)箱和PXI Express機(jī)箱的出現(xiàn),為現(xiàn)代儀器的測量和系統(tǒng)的自動(dòng)化提供了一個(gè)應(yīng)用廣泛的、成熟的架構(gòu),可以更好的兼容多種系統(tǒng)和完成高速傳輸功能。PXI系統(tǒng)是一個(gè)基于PC的成熟平臺(tái),廣泛適用于系統(tǒng)的自動(dòng)化和測量領(lǐng)域。PXI系統(tǒng)除了采用了基于PC的商用PCI總線技術(shù)外,同時(shí)還結(jié)合了重要的同步和定時(shí)的功能,以及Compact PCI的模塊化封裝。PXI系統(tǒng)為機(jī)箱內(nèi)的工作模塊提供了供電電源、冷卻風(fēng)扇和通信總線,并且支持在同一機(jī)箱內(nèi)的多個(gè)工作模塊同時(shí)工作。PXI Express系統(tǒng)除了保持標(biāo)準(zhǔn)的PXI系統(tǒng)的功能以外,還為工作模塊提供了更高的帶寬以及同步功能。對(duì)于傳統(tǒng)的儀器的通信,PXI Express支持PCI通信,即通常用于并行發(fā)送數(shù)據(jù)以及接收數(shù)據(jù)的32位總線,PCI通信的最大帶寬的或...
【文章來源】:電子科技大學(xué)四川省 211工程院校 985工程院校 教育部直屬院校
【文章頁數(shù)】:116 頁
【學(xué)位級(jí)別】:碩士
【文章目錄】:
摘要
abstract
第一章 緒論
1.1 研究工作的背景與意義
1.2 國內(nèi)外研究現(xiàn)狀
1.2.1 計(jì)算機(jī)總線
1.2.2 LVDS傳輸
1.3 本文的主要貢獻(xiàn)與創(chuàng)新
1.4 本論文的結(jié)構(gòu)安排
第二章 PXIE及LVDS
2.1 計(jì)算機(jī)總線
2.1.1 計(jì)算機(jī)總線概念
2.1.2 PCI總線
2.1.3 PCIExpress總線
2.1.4 計(jì)算機(jī)總線發(fā)展過程及趨勢
2.2 PXIEXPRESS
2.2.1 PXI系統(tǒng)
2.2.2 PXIExpress系統(tǒng)
2.3 LVDS
2.4 本章總結(jié)
第三章 高速數(shù)據(jù)傳輸平臺(tái)的總體方案設(shè)計(jì)
3.1 工控機(jī)
3.2 高速數(shù)據(jù)傳輸平臺(tái)的硬件設(shè)計(jì)
3.2.1 硬件功能要求
3.2.2 硬件總體設(shè)計(jì)
3.3 高速數(shù)據(jù)傳輸平臺(tái)的軟件設(shè)計(jì)
3.3.1 FPGA邏輯設(shè)計(jì)
3.3.2 上位機(jī)軟件設(shè)計(jì)
3.4 本章總結(jié)
第四章 高速數(shù)據(jù)傳輸平臺(tái)模塊設(shè)計(jì)
4.1 工控機(jī)
4.2 板卡設(shè)計(jì)
4.2.1 核心芯片選擇
4.2.2 硬件設(shè)計(jì)
4.3 軟件設(shè)計(jì)
4.3.1 FPGA
4.3.2 上位機(jī)軟件
4.4 本章總結(jié)
第五章 高速數(shù)據(jù)傳輸平臺(tái)測試驗(yàn)證
5.1 Si5341
5.2 LVDS數(shù)據(jù)
5.3 高速數(shù)據(jù)傳輸平臺(tái)
5.4 本章小結(jié)
第六章 總結(jié)
致謝
參考文獻(xiàn)
附錄 FPGA程序
【參考文獻(xiàn)】:
期刊論文
[1]基于FPGA和LVDS技術(shù)的光纜傳輸技術(shù)[J]. 張時(shí)華,任勇峰,李圣昆,劉鑫. 電子設(shè)計(jì)工程. 2009(03)
碩士論文
[1]基于PXIe的大容量數(shù)據(jù)采集模塊硬件設(shè)計(jì)[D]. 邵鄂.電子科技大學(xué) 2014
[2]PXI Express外置控制器研制[D]. 宋慧娟.哈爾濱工業(yè)大學(xué) 2011
[3]高性能DDR3存儲(chǔ)控制器的研究與實(shí)現(xiàn)[D]. 萬軼.國防科學(xué)技術(shù)大學(xué) 2008
[4]新一代高速I/O互連PCI Express接口設(shè)計(jì)[D]. 胡鵬.國防科學(xué)技術(shù)大學(xué) 2005
本文編號(hào):3465055
【文章來源】:電子科技大學(xué)四川省 211工程院校 985工程院校 教育部直屬院校
【文章頁數(shù)】:116 頁
【學(xué)位級(jí)別】:碩士
【文章目錄】:
摘要
abstract
第一章 緒論
1.1 研究工作的背景與意義
1.2 國內(nèi)外研究現(xiàn)狀
1.2.1 計(jì)算機(jī)總線
1.2.2 LVDS傳輸
1.3 本文的主要貢獻(xiàn)與創(chuàng)新
1.4 本論文的結(jié)構(gòu)安排
第二章 PXIE及LVDS
2.1 計(jì)算機(jī)總線
2.1.1 計(jì)算機(jī)總線概念
2.1.2 PCI總線
2.1.3 PCIExpress總線
2.1.4 計(jì)算機(jī)總線發(fā)展過程及趨勢
2.2 PXIEXPRESS
2.2.1 PXI系統(tǒng)
2.2.2 PXIExpress系統(tǒng)
2.3 LVDS
2.4 本章總結(jié)
第三章 高速數(shù)據(jù)傳輸平臺(tái)的總體方案設(shè)計(jì)
3.1 工控機(jī)
3.2 高速數(shù)據(jù)傳輸平臺(tái)的硬件設(shè)計(jì)
3.2.1 硬件功能要求
3.2.2 硬件總體設(shè)計(jì)
3.3 高速數(shù)據(jù)傳輸平臺(tái)的軟件設(shè)計(jì)
3.3.1 FPGA邏輯設(shè)計(jì)
3.3.2 上位機(jī)軟件設(shè)計(jì)
3.4 本章總結(jié)
第四章 高速數(shù)據(jù)傳輸平臺(tái)模塊設(shè)計(jì)
4.1 工控機(jī)
4.2 板卡設(shè)計(jì)
4.2.1 核心芯片選擇
4.2.2 硬件設(shè)計(jì)
4.3 軟件設(shè)計(jì)
4.3.1 FPGA
4.3.2 上位機(jī)軟件
4.4 本章總結(jié)
第五章 高速數(shù)據(jù)傳輸平臺(tái)測試驗(yàn)證
5.1 Si5341
5.2 LVDS數(shù)據(jù)
5.3 高速數(shù)據(jù)傳輸平臺(tái)
5.4 本章小結(jié)
第六章 總結(jié)
致謝
參考文獻(xiàn)
附錄 FPGA程序
【參考文獻(xiàn)】:
期刊論文
[1]基于FPGA和LVDS技術(shù)的光纜傳輸技術(shù)[J]. 張時(shí)華,任勇峰,李圣昆,劉鑫. 電子設(shè)計(jì)工程. 2009(03)
碩士論文
[1]基于PXIe的大容量數(shù)據(jù)采集模塊硬件設(shè)計(jì)[D]. 邵鄂.電子科技大學(xué) 2014
[2]PXI Express外置控制器研制[D]. 宋慧娟.哈爾濱工業(yè)大學(xué) 2011
[3]高性能DDR3存儲(chǔ)控制器的研究與實(shí)現(xiàn)[D]. 萬軼.國防科學(xué)技術(shù)大學(xué) 2008
[4]新一代高速I/O互連PCI Express接口設(shè)計(jì)[D]. 胡鵬.國防科學(xué)技術(shù)大學(xué) 2005
本文編號(hào):3465055
本文鏈接:http://sikaile.net/kejilunwen/jisuanjikexuelunwen/3465055.html
最近更新
教材專著