X流處理器主機(jī)接口部件設(shè)計(jì)與實(shí)現(xiàn)
發(fā)布時(shí)間:2021-10-23 17:54
隨著計(jì)算機(jī)應(yīng)用領(lǐng)域不斷拓展,流媒體應(yīng)用及科學(xué)計(jì)算正成為微處理器的一種重要負(fù)載。流體系結(jié)構(gòu)是針對流媒體應(yīng)用及科學(xué)計(jì)算的新型高性能的計(jì)算機(jī)體系結(jié)構(gòu)。本課題所屬的項(xiàng)目——X處理器的研制是這種體系結(jié)構(gòu)的一種實(shí)現(xiàn)。本文選取了流體系結(jié)構(gòu)作為研究目標(biāo),設(shè)計(jì)實(shí)現(xiàn)了X流處理器的主機(jī)接口部件。在流處理器與外部的通信中,流指令和數(shù)據(jù)被封裝成數(shù)據(jù)報(bào)文的格式,通過主機(jī)接口調(diào)度給X流處理器,完成流在主處理器和X流處理器之間的流轉(zhuǎn)。X流處理器主機(jī)接口的設(shè)計(jì)主要包括模塊劃分、邏輯設(shè)計(jì)及模擬驗(yàn)證。論文闡述了主機(jī)接口部件的通信協(xié)議和通信模塊的設(shè)計(jì),討論了主機(jī)接口各個(gè)功能模塊的設(shè)計(jì)與實(shí)現(xiàn),詳細(xì)論述了對設(shè)計(jì)實(shí)現(xiàn)的主機(jī)接口采用的層次化驗(yàn)證方法及其驗(yàn)證過程。X流處理器的主機(jī)接口結(jié)構(gòu)采用RTL級Verilog語言描述,并在ncverilog上對其完成了自底向上的逐層模擬驗(yàn)證測試,通過直接測試向量,高覆蓋率的隨機(jī)測試向量和實(shí)際程序的測試,保證了設(shè)計(jì)的正確性和測試的完備性。流片后的結(jié)果顯示,X處理器能夠正確的工作,達(dá)到了預(yù)定的目標(biāo)。
【文章來源】:國防科技大學(xué)湖南省 211工程院校 985工程院校
【文章頁數(shù)】:74 頁
【學(xué)位級別】:碩士
【文章目錄】:
摘要
ABSTRACT
第一章 緒論
1.1 研究背景
1.2 流體系結(jié)構(gòu)的研究現(xiàn)狀
1.2.1 基于片上存儲(chǔ)的Viram 體系結(jié)構(gòu)
1.2.2 Tile 體系結(jié)構(gòu)的代表:RAW 和TRIPS
1.2.3 Imagine 流處理器
1.2.4 流計(jì)算模型Score
1.2.5 流體系結(jié)構(gòu)小結(jié)
1.3 論文研究的內(nèi)容、目標(biāo)及意義
1.4 論文結(jié)構(gòu)
第二章 X流處理器的體系結(jié)構(gòu)
2.1 X 流處理器
2.2 流編程
2.3 流程序的執(zhí)行
2.4 流在主處理器和流處理器之間以及片上的流轉(zhuǎn)
2.5 小結(jié)
第三章 X流處理器主機(jī)接口協(xié)議
3.1 主機(jī)系統(tǒng)
3.2 通信模塊
3.2.1 BI 模塊
3.2.2 BI 寄存器管理
3.2.3 BI 與XB 接口
3.2.4 BI 與II 接口
3.2.5 BI 寄存器接口
3.3 數(shù)據(jù)傳輸報(bào)文
3.3.1 報(bào)文分類及編碼
3.3.2 報(bào)文格式
3.3.3 存儲(chǔ)器字節(jié)報(bào)文
3.3.4 BLT 報(bào)文
3.3.5 報(bào)文數(shù)據(jù)長度
3.4 小結(jié)
第四章 主機(jī)接口部件的設(shè)計(jì)與實(shí)現(xiàn)
4.1 整體結(jié)構(gòu)設(shè)計(jì)
4.2 RMT 設(shè)計(jì)
4.2.1 RMT 設(shè)計(jì)
4.2.2 報(bào)文接受和處理的設(shè)計(jì)
4.2.3 路由表控制模塊
4.2.4 流處理器寄存器空間分配
4.3 BLT 設(shè)計(jì)
4.3.1 BLT 模塊結(jié)構(gòu)設(shè)計(jì)
4.3.2 BLT 報(bào)文接收單元
4.3.3 BLT 報(bào)文處理控制單元
4.3.4 數(shù)據(jù)發(fā)送單元
4.4 綜合結(jié)果
4.5 小結(jié)
第五章 X流處理器主機(jī)接口部件的測試與驗(yàn)證
5.1 模擬驗(yàn)證
5.2 主機(jī)接口部件的模擬驗(yàn)證
5.2.1 主機(jī)接口部件的模擬驗(yàn)證內(nèi)容
5.2.2 主機(jī)接口部件的模擬驗(yàn)證方法
5.2.3 主機(jī)接口部件的模擬驗(yàn)證準(zhǔn)備
5.2.4 各個(gè)層次的模擬驗(yàn)證
5.2.5 模擬驗(yàn)證的結(jié)果
5.3 小結(jié)
第六章 結(jié)束語
一、論文的研究工作總結(jié)
二、該領(lǐng)域的進(jìn)一步研究工作展望
致謝
參考文獻(xiàn)
作者在學(xué)期間取得的學(xué)術(shù)成果
本文編號:3453633
【文章來源】:國防科技大學(xué)湖南省 211工程院校 985工程院校
【文章頁數(shù)】:74 頁
【學(xué)位級別】:碩士
【文章目錄】:
摘要
ABSTRACT
第一章 緒論
1.1 研究背景
1.2 流體系結(jié)構(gòu)的研究現(xiàn)狀
1.2.1 基于片上存儲(chǔ)的Viram 體系結(jié)構(gòu)
1.2.2 Tile 體系結(jié)構(gòu)的代表:RAW 和TRIPS
1.2.3 Imagine 流處理器
1.2.4 流計(jì)算模型Score
1.2.5 流體系結(jié)構(gòu)小結(jié)
1.3 論文研究的內(nèi)容、目標(biāo)及意義
1.4 論文結(jié)構(gòu)
第二章 X流處理器的體系結(jié)構(gòu)
2.1 X 流處理器
2.2 流編程
2.3 流程序的執(zhí)行
2.4 流在主處理器和流處理器之間以及片上的流轉(zhuǎn)
2.5 小結(jié)
第三章 X流處理器主機(jī)接口協(xié)議
3.1 主機(jī)系統(tǒng)
3.2 通信模塊
3.2.1 BI 模塊
3.2.2 BI 寄存器管理
3.2.3 BI 與XB 接口
3.2.4 BI 與II 接口
3.2.5 BI 寄存器接口
3.3 數(shù)據(jù)傳輸報(bào)文
3.3.1 報(bào)文分類及編碼
3.3.2 報(bào)文格式
3.3.3 存儲(chǔ)器字節(jié)報(bào)文
3.3.4 BLT 報(bào)文
3.3.5 報(bào)文數(shù)據(jù)長度
3.4 小結(jié)
第四章 主機(jī)接口部件的設(shè)計(jì)與實(shí)現(xiàn)
4.1 整體結(jié)構(gòu)設(shè)計(jì)
4.2 RMT 設(shè)計(jì)
4.2.1 RMT 設(shè)計(jì)
4.2.2 報(bào)文接受和處理的設(shè)計(jì)
4.2.3 路由表控制模塊
4.2.4 流處理器寄存器空間分配
4.3 BLT 設(shè)計(jì)
4.3.1 BLT 模塊結(jié)構(gòu)設(shè)計(jì)
4.3.2 BLT 報(bào)文接收單元
4.3.3 BLT 報(bào)文處理控制單元
4.3.4 數(shù)據(jù)發(fā)送單元
4.4 綜合結(jié)果
4.5 小結(jié)
第五章 X流處理器主機(jī)接口部件的測試與驗(yàn)證
5.1 模擬驗(yàn)證
5.2 主機(jī)接口部件的模擬驗(yàn)證
5.2.1 主機(jī)接口部件的模擬驗(yàn)證內(nèi)容
5.2.2 主機(jī)接口部件的模擬驗(yàn)證方法
5.2.3 主機(jī)接口部件的模擬驗(yàn)證準(zhǔn)備
5.2.4 各個(gè)層次的模擬驗(yàn)證
5.2.5 模擬驗(yàn)證的結(jié)果
5.3 小結(jié)
第六章 結(jié)束語
一、論文的研究工作總結(jié)
二、該領(lǐng)域的進(jìn)一步研究工作展望
致謝
參考文獻(xiàn)
作者在學(xué)期間取得的學(xué)術(shù)成果
本文編號:3453633
本文鏈接:http://sikaile.net/kejilunwen/jisuanjikexuelunwen/3453633.html
最近更新
教材專著