基于DSP的ARINC429總線(xiàn)收發(fā)系統(tǒng)設(shè)計(jì)
發(fā)布時(shí)間:2021-06-07 02:53
針對(duì)航空領(lǐng)域?qū)RINC 429總線(xiàn)的廣泛需求,設(shè)計(jì)了一套基于DSP的ARINC 429總線(xiàn)收發(fā)系統(tǒng)。系統(tǒng)利用USB接口與計(jì)算機(jī)相連,采用DSP讀寫(xiě)數(shù)據(jù),CPLD控制USB傳輸數(shù)據(jù)、DSP讀寫(xiě)數(shù)據(jù)、429總線(xiàn)收發(fā)電路收發(fā)數(shù)據(jù)。該系統(tǒng)能夠同時(shí)完成接收和發(fā)送功能,并且能夠完成對(duì)接收數(shù)據(jù)的顯示。
【文章來(lái)源】:儀表技術(shù)與傳感器. 2010,(05)北大核心CSCD
【文章頁(yè)數(shù)】:3 頁(yè)
【部分圖文】:
系統(tǒng)原理框圖
DSP響應(yīng)中斷時(shí)先讀取低16位數(shù)據(jù),然后讀取高16位數(shù)據(jù)。圖2 429總線(xiàn)收發(fā)部分的硬件連接圖2. 2 USB接口部分的設(shè)計(jì)該系統(tǒng)利用USB接口與計(jì)算機(jī)連接,接口電路如圖3所示。圖中的USB接口芯片為Cypress公司的CY7C68001芯片。該芯片集成了USB2. 0收發(fā)器(物理層)、USB2. 0串行接口引擎SIE(鏈路層),具有內(nèi)部的鎖相環(huán),內(nèi)部有4K字節(jié)的FIFO資源[5]。圖3 USB接口部分的硬件連接圖圖3中,USB芯片的數(shù)據(jù)線(xiàn)D[0: 15]與DSP的數(shù)據(jù)線(xiàn)D[0: 15]相連,地址線(xiàn)FIFOADR[0: 2]與地址線(xiàn)D[0: 2]相連,控制信號(hào)與狀態(tài)信號(hào)與CPLD相連。CY7C68001作為T(mén)MS320F2812的外設(shè),可以占用TMS320F2812的Zone0空間
圖2 429總線(xiàn)收發(fā)部分的硬件連接圖2. 2 USB接口部分的設(shè)計(jì)該系統(tǒng)利用USB接口與計(jì)算機(jī)連接,接口電路如圖3所示。圖中的USB接口芯片為Cypress公司的CY7C68001芯片。該芯片集成了USB2. 0收發(fā)器(物理層)、USB2. 0串行接口引擎SIE(鏈路層),具有內(nèi)部的鎖相環(huán),內(nèi)部有4K字節(jié)的FIFO資源[5]。圖3 USB接口部分的硬件連接圖圖3中,USB芯片的數(shù)據(jù)線(xiàn)D[0: 15]與DSP的數(shù)據(jù)線(xiàn)D[0: 15]相連,地址線(xiàn)FIFOADR[0: 2]與地址線(xiàn)D[0: 2]相連,控制信號(hào)與狀態(tài)信號(hào)與CPLD相連。CY7C68001作為T(mén)MS320F2812的外設(shè),可以占用TMS320F2812的Zone0空間,地址為0X00 2000~0X00 2004
【參考文獻(xiàn)】:
期刊論文
[1]基于嵌入式微處理器的ARINC429通信板卡的設(shè)計(jì)與實(shí)現(xiàn)[J]. 蔣謝芳,苗克堅(jiān),王長(zhǎng)浩. 測(cè)控技術(shù). 2006(03)
本文編號(hào):3215701
【文章來(lái)源】:儀表技術(shù)與傳感器. 2010,(05)北大核心CSCD
【文章頁(yè)數(shù)】:3 頁(yè)
【部分圖文】:
系統(tǒng)原理框圖
DSP響應(yīng)中斷時(shí)先讀取低16位數(shù)據(jù),然后讀取高16位數(shù)據(jù)。圖2 429總線(xiàn)收發(fā)部分的硬件連接圖2. 2 USB接口部分的設(shè)計(jì)該系統(tǒng)利用USB接口與計(jì)算機(jī)連接,接口電路如圖3所示。圖中的USB接口芯片為Cypress公司的CY7C68001芯片。該芯片集成了USB2. 0收發(fā)器(物理層)、USB2. 0串行接口引擎SIE(鏈路層),具有內(nèi)部的鎖相環(huán),內(nèi)部有4K字節(jié)的FIFO資源[5]。圖3 USB接口部分的硬件連接圖圖3中,USB芯片的數(shù)據(jù)線(xiàn)D[0: 15]與DSP的數(shù)據(jù)線(xiàn)D[0: 15]相連,地址線(xiàn)FIFOADR[0: 2]與地址線(xiàn)D[0: 2]相連,控制信號(hào)與狀態(tài)信號(hào)與CPLD相連。CY7C68001作為T(mén)MS320F2812的外設(shè),可以占用TMS320F2812的Zone0空間
圖2 429總線(xiàn)收發(fā)部分的硬件連接圖2. 2 USB接口部分的設(shè)計(jì)該系統(tǒng)利用USB接口與計(jì)算機(jī)連接,接口電路如圖3所示。圖中的USB接口芯片為Cypress公司的CY7C68001芯片。該芯片集成了USB2. 0收發(fā)器(物理層)、USB2. 0串行接口引擎SIE(鏈路層),具有內(nèi)部的鎖相環(huán),內(nèi)部有4K字節(jié)的FIFO資源[5]。圖3 USB接口部分的硬件連接圖圖3中,USB芯片的數(shù)據(jù)線(xiàn)D[0: 15]與DSP的數(shù)據(jù)線(xiàn)D[0: 15]相連,地址線(xiàn)FIFOADR[0: 2]與地址線(xiàn)D[0: 2]相連,控制信號(hào)與狀態(tài)信號(hào)與CPLD相連。CY7C68001作為T(mén)MS320F2812的外設(shè),可以占用TMS320F2812的Zone0空間,地址為0X00 2000~0X00 2004
【參考文獻(xiàn)】:
期刊論文
[1]基于嵌入式微處理器的ARINC429通信板卡的設(shè)計(jì)與實(shí)現(xiàn)[J]. 蔣謝芳,苗克堅(jiān),王長(zhǎng)浩. 測(cè)控技術(shù). 2006(03)
本文編號(hào):3215701
本文鏈接:http://sikaile.net/kejilunwen/jisuanjikexuelunwen/3215701.html
最近更新
教材專(zhuān)著