PC C LOCK中頻譜擴(kuò)展技術(shù)的應(yīng)用
發(fā)布時(shí)間:2021-05-21 09:21
本文介紹了PC時(shí)鐘發(fā)生器的基本原理及其在主板上的應(yīng)用,對主板的構(gòu)成、PC時(shí)鐘發(fā)生器中的鎖相環(huán)、任意N分頻器、高速分頻器分別進(jìn)行了分析。PC時(shí)鐘發(fā)生器采用了頻譜擴(kuò)展技術(shù)來減小主板上的電磁干擾(EMI)。文中接著介紹了經(jīng)典的Lexmark調(diào)制波,再在其基礎(chǔ)上提出六段線擬合法,即可對不同狀態(tài)的參數(shù)分別編程來擬合不同的調(diào)制波形,比如Lexmark波形,方波,齒形波、三角波。項(xiàng)目中引入了Delta-Sigma技術(shù)來平滑調(diào)制信號的量化噪聲,文中對該技術(shù)也進(jìn)行了詳細(xì)介紹。本文的頻譜擴(kuò)展電路具有簡單、實(shí)用、芯片面積小等諸多優(yōu)點(diǎn)。該設(shè)計(jì)在0.18μm標(biāo)準(zhǔn)CMOS工藝上實(shí)現(xiàn),測試結(jié)果與設(shè)想基本一致。
【文章來源】:復(fù)旦大學(xué)上海市 211工程院校 985工程院校 教育部直屬院校
【文章頁數(shù)】:61 頁
【學(xué)位級別】:碩士
【文章目錄】:
摘要
ABSTRACT
引言
第一章 PC主板及其上的電磁干擾
第1節(jié) PC主板介紹
1.1.1 主板物理結(jié)構(gòu)圖
1.1.2 主板數(shù)據(jù)流圖
第2節(jié) 主板上的電磁干擾及解決方法
第二章 PC時(shí)鐘發(fā)生器
第1節(jié) 鎖相環(huán)原理
第2節(jié) 任意N分頻器的實(shí)現(xiàn)
2.2.1 單模分頻器
2.2.2 雙模分頻器
第3節(jié) 高速分頻器
第三章 頻譜擴(kuò)展技術(shù)
第1節(jié) 擴(kuò)譜方式
第2節(jié) 擴(kuò)譜調(diào)制信號波形控制
3.2.1 擬合Lexmark波形
3.2.2 擬合方波
3.2.3 擬合齒形波
3.2.4 擬合三角波
第3節(jié) 擴(kuò)譜調(diào)制信號幅度控制
3.3.1 向下擴(kuò)譜(down spread)
3.3.2 中心擴(kuò)譜(center spread)
第四章 DELTA SIGMA調(diào)制器
第1節(jié) 一階連續(xù)時(shí)間Delta Sigma調(diào)節(jié)器
第2節(jié) 一階離散時(shí)間Delta Sigma調(diào)制器
4.2.1 傳遞函數(shù)
4.2.2 過采樣率提高對帶內(nèi)噪聲的影響
4.2.3 量化精度提高對帶內(nèi)噪聲的影響
第3節(jié) 固定模式噪聲(pattern noise)
第4節(jié) 抖動(dòng)電路(Dither)
第五章 測試結(jié)果
第1節(jié) 不同擬合調(diào)制波形的測試結(jié)果
第2節(jié) 不同擴(kuò)譜類型的測試結(jié)果
第3節(jié) 抑制電磁干擾(EMI)的測試結(jié)果
第4節(jié) 時(shí)鐘抖動(dòng)(Jitter)譜的測試結(jié)果
第六章 結(jié)論
參考文獻(xiàn)
致謝
本文編號:3199457
【文章來源】:復(fù)旦大學(xué)上海市 211工程院校 985工程院校 教育部直屬院校
【文章頁數(shù)】:61 頁
【學(xué)位級別】:碩士
【文章目錄】:
摘要
ABSTRACT
引言
第一章 PC主板及其上的電磁干擾
第1節(jié) PC主板介紹
1.1.1 主板物理結(jié)構(gòu)圖
1.1.2 主板數(shù)據(jù)流圖
第2節(jié) 主板上的電磁干擾及解決方法
第二章 PC時(shí)鐘發(fā)生器
第1節(jié) 鎖相環(huán)原理
第2節(jié) 任意N分頻器的實(shí)現(xiàn)
2.2.1 單模分頻器
2.2.2 雙模分頻器
第3節(jié) 高速分頻器
第三章 頻譜擴(kuò)展技術(shù)
第1節(jié) 擴(kuò)譜方式
第2節(jié) 擴(kuò)譜調(diào)制信號波形控制
3.2.1 擬合Lexmark波形
3.2.2 擬合方波
3.2.3 擬合齒形波
3.2.4 擬合三角波
第3節(jié) 擴(kuò)譜調(diào)制信號幅度控制
3.3.1 向下擴(kuò)譜(down spread)
3.3.2 中心擴(kuò)譜(center spread)
第四章 DELTA SIGMA調(diào)制器
第1節(jié) 一階連續(xù)時(shí)間Delta Sigma調(diào)節(jié)器
第2節(jié) 一階離散時(shí)間Delta Sigma調(diào)制器
4.2.1 傳遞函數(shù)
4.2.2 過采樣率提高對帶內(nèi)噪聲的影響
4.2.3 量化精度提高對帶內(nèi)噪聲的影響
第3節(jié) 固定模式噪聲(pattern noise)
第4節(jié) 抖動(dòng)電路(Dither)
第五章 測試結(jié)果
第1節(jié) 不同擬合調(diào)制波形的測試結(jié)果
第2節(jié) 不同擴(kuò)譜類型的測試結(jié)果
第3節(jié) 抑制電磁干擾(EMI)的測試結(jié)果
第4節(jié) 時(shí)鐘抖動(dòng)(Jitter)譜的測試結(jié)果
第六章 結(jié)論
參考文獻(xiàn)
致謝
本文編號:3199457
本文鏈接:http://sikaile.net/kejilunwen/jisuanjikexuelunwen/3199457.html
最近更新
教材專著