天堂国产午夜亚洲专区-少妇人妻综合久久蜜臀-国产成人户外露出视频在线-国产91传媒一区二区三区

當前位置:主頁 > 科技論文 > 計算機論文 >

淺析基于verilog的加法器設計

發(fā)布時間:2021-05-13 17:54
  在一個計算機系統(tǒng)中,CPU是最核心的控制部件。而在CPU中,ALU是核心的運算部件。計算器所有功能的實現(xiàn),都要依賴ALU對數(shù)據(jù)進行處理。目前,使用verilog語言來實現(xiàn)一個CPU內核或復雜算法,已成為一種趨勢。但無論哪種復雜運算,都可以分解成最基本的加、減、乘、除運算。而乘法、除法和減法運算,最終又都可以分解成加法運算。所以,研究不同加法器的實現(xiàn)方法,分析其優(yōu)勢劣勢,并針對性的提出改進設計的方法,對提高整個系統(tǒng)或算法的性能有著重大的意義。本文討論了三種加法器的設計,對每種加法器的優(yōu)缺點進行了分析,并提出了改進的方法。 

【文章來源】:科學技術創(chuàng)新. 2020,(25)

【文章頁數(shù)】:2 頁

【文章目錄】:
1 級聯(lián)加法器
2 并行加法器
3 流水線加法器
4 結論



本文編號:3184459

資料下載
論文發(fā)表

本文鏈接:http://sikaile.net/kejilunwen/jisuanjikexuelunwen/3184459.html


Copyright(c)文論論文網All Rights Reserved | 網站地圖 |

版權申明:資料由用戶569a3***提供,本站僅收錄摘要或目錄,作者需要刪除請E-mail郵箱bigeng88@qq.com