基于FLASH的高速大容量存儲(chǔ)器的研究
發(fā)布時(shí)間:2020-12-29 09:37
在詳細(xì)分析了應(yīng)用需求之后,結(jié)合FLASH的技術(shù)特點(diǎn),文中提出了一種基于FLASH的高速大容量數(shù)據(jù)存儲(chǔ)器的設(shè)計(jì)與實(shí)現(xiàn)方案。本文首先比較了幾種常見的非易失性存儲(chǔ)介質(zhì)的特點(diǎn),介紹了FLASH的基本操作方法和實(shí)現(xiàn)技巧,詳細(xì)分析了設(shè)計(jì)過程和實(shí)現(xiàn)結(jié)果。為了提高FLASH的寫和擦除速度,設(shè)計(jì)中采用了流水線操作和并行擴(kuò)展技術(shù),使用高性能FIFO緩沖高速數(shù)據(jù)流的波動(dòng),用單片F(xiàn)PGA實(shí)現(xiàn)了系統(tǒng)控制邏輯。主要控制邏輯包括FLASH控制器、USB控制器、FIFO控制邏輯等。存儲(chǔ)器數(shù)據(jù)回放的接口采用USB實(shí)現(xiàn)。數(shù)據(jù)輸入接口采用LVDS差分出入,輸入格式可定制。根據(jù)實(shí)際工程經(jīng)驗(yàn),文中對(duì)狀態(tài)機(jī)的設(shè)計(jì)實(shí)現(xiàn)做了重點(diǎn)介紹,同時(shí)詳細(xì)介紹了USB控制狀態(tài)機(jī)實(shí)現(xiàn)以及USB固件的設(shè)計(jì)。整個(gè)系統(tǒng)結(jié)構(gòu)采用模塊化設(shè)計(jì)思想,具有可移植,易擴(kuò)展的特性。本文的研究,為研制應(yīng)用于實(shí)際工程的基于FLASH的高速大容量存儲(chǔ)器奠定了堅(jiān)實(shí)的基礎(chǔ),具有較好的指導(dǎo)好借鑒意義。
【文章來源】:中國科學(xué)院大學(xué)(中國科學(xué)院國家空間科學(xué)中心)北京市
【文章頁數(shù)】:76 頁
【學(xué)位級(jí)別】:碩士
【部分圖文】:
CycloneⅡ器件的平面布局
四個(gè)角上是 PLL。中間白色部分是邏輯陣列 塊,中間黑色部分是內(nèi)嵌的乘法器模塊。Ⅱ的器件中,一個(gè) LAB 中有 16 個(gè) LE。器件相比,在 Cyclone Ⅱ器件中,增加了乘法器模塊處理能力。 PLLF484C8 器件中,有四個(gè) PLL,四個(gè)時(shí)鐘控制塊,16出、CLK 管腳、DPCLK 輸入管腳和 CDPCLK 管腳如圖 2.2 所示。
圖2.3 K9K8G08U0A管腳定義U0A芯片實(shí)際有效的管腳信號(hào)只有19個(gè),其余均為無連接的今后擴(kuò)展時(shí)的兼容,如圖2.3所示。有效管腳信號(hào)的定義如mand Latch Enable):命令鎖存使能信號(hào),輸入信號(hào)。用于芯片內(nèi)部的命令寄存器。當(dāng)它為高時(shí),外部命令就在WE#信口鎖存到命令寄存器。ress Latch Enable):地址鎖存使能信號(hào),輸入信號(hào)。用于芯片內(nèi)部的地址寄存器。當(dāng)它為高時(shí),外部地址就在WE#信口鎖存到地址寄存器。te Enable):寫使能信號(hào),輸入信號(hào)。命令、地址、數(shù)據(jù)都沿通過I/O端口鎖存到芯片內(nèi)部。當(dāng)芯片的輸出有效時(shí),WE#ip Enable):芯片的片選信號(hào),輸入信號(hào)。若在進(jìn)行讀操作
【參考文獻(xiàn)】:
博士論文
[1]基于閃存的星載高速大容量存儲(chǔ)技術(shù)的研究[D]. 朱巖.中國科學(xué)院研究生院(空間科學(xué)與應(yīng)用研究中心) 2006
本文編號(hào):2945424
【文章來源】:中國科學(xué)院大學(xué)(中國科學(xué)院國家空間科學(xué)中心)北京市
【文章頁數(shù)】:76 頁
【學(xué)位級(jí)別】:碩士
【部分圖文】:
CycloneⅡ器件的平面布局
四個(gè)角上是 PLL。中間白色部分是邏輯陣列 塊,中間黑色部分是內(nèi)嵌的乘法器模塊。Ⅱ的器件中,一個(gè) LAB 中有 16 個(gè) LE。器件相比,在 Cyclone Ⅱ器件中,增加了乘法器模塊處理能力。 PLLF484C8 器件中,有四個(gè) PLL,四個(gè)時(shí)鐘控制塊,16出、CLK 管腳、DPCLK 輸入管腳和 CDPCLK 管腳如圖 2.2 所示。
圖2.3 K9K8G08U0A管腳定義U0A芯片實(shí)際有效的管腳信號(hào)只有19個(gè),其余均為無連接的今后擴(kuò)展時(shí)的兼容,如圖2.3所示。有效管腳信號(hào)的定義如mand Latch Enable):命令鎖存使能信號(hào),輸入信號(hào)。用于芯片內(nèi)部的命令寄存器。當(dāng)它為高時(shí),外部命令就在WE#信口鎖存到命令寄存器。ress Latch Enable):地址鎖存使能信號(hào),輸入信號(hào)。用于芯片內(nèi)部的地址寄存器。當(dāng)它為高時(shí),外部地址就在WE#信口鎖存到地址寄存器。te Enable):寫使能信號(hào),輸入信號(hào)。命令、地址、數(shù)據(jù)都沿通過I/O端口鎖存到芯片內(nèi)部。當(dāng)芯片的輸出有效時(shí),WE#ip Enable):芯片的片選信號(hào),輸入信號(hào)。若在進(jìn)行讀操作
【參考文獻(xiàn)】:
博士論文
[1]基于閃存的星載高速大容量存儲(chǔ)技術(shù)的研究[D]. 朱巖.中國科學(xué)院研究生院(空間科學(xué)與應(yīng)用研究中心) 2006
本文編號(hào):2945424
本文鏈接:http://sikaile.net/kejilunwen/jisuanjikexuelunwen/2945424.html
最近更新
教材專著