基于雙PowerPC 7447A處理器的嵌入式系統(tǒng)硬件設(shè)計
發(fā)布時間:2020-10-19 20:37
針對目前雷達對其數(shù)據(jù)和信號處理能力需求的不斷攀升,傳統(tǒng)的雷達數(shù)字處理系統(tǒng)己遠(yuǎn)遠(yuǎn)滿足不了實時高速大吞吐量的處理需求,而且傳統(tǒng)的數(shù)字處理系統(tǒng)的設(shè)計專用性強,不同的處理任務(wù)需使用不同的處理模塊,這樣使得各個處理模塊之間互不兼容,系統(tǒng)的通用性和擴展性較差,因此設(shè)計并實現(xiàn)通用并行處理系統(tǒng)己經(jīng)成為高速實時數(shù)字處理發(fā)展的必然趨勢,而基于標(biāo)準(zhǔn)總線的多處理器的通用處理模塊設(shè)計也已成為該領(lǐng)域的研究熱點。 論文主要完成了一種基于雙PowerPC 7447A高性能處理器的通用嵌入式硬件模塊的原理設(shè)計,主要工作包括以下兩個方面: 1)通過需求和可行性分析,提出了通用數(shù)字處理模塊的硬件設(shè)計方案,本方案以PowerPC 7447A處理器為核心處理器,采用非對稱多重處理、高速互連和通用接口擴展技術(shù)來設(shè)計雙處理節(jié)點。 2)完成了通用數(shù)字處理模塊的詳細(xì)電路原理設(shè)計,包括時鐘網(wǎng)絡(luò)、CPU、北橋、以太網(wǎng)、存儲器、邏輯和總線等。本設(shè)計中處理器周邊設(shè)備由接口豐富的北橋芯片組來控制,本地采用PCI-X總線連接2個處理節(jié)點,同時提供2個PMC接口;采用具有主、從自適應(yīng)功能的CPCI總線橋進行系統(tǒng)擴展;此外,采用高速串行總線作為二級總線。
【學(xué)位單位】:上海交通大學(xué)
【學(xué)位級別】:碩士
【學(xué)位年份】:2008
【中圖分類】:TP368.12
【部分圖文】:
種電壓以適用于系統(tǒng)的電壓需求,在此為系統(tǒng)的正常、可靠運行提供保障。本們將背板提供的+5V 數(shù)字電源轉(zhuǎn)換VD、+1.2VD、+1.1VD 等不同電壓的數(shù)提供±5VD、±15VA、±12VA、±5VA 容量、低 ESR 的鉭電容和眾多小容量、值的小封裝表貼電阻組成的。層程序式實時處理模塊軟件開發(fā)環(huán)境為 發(fā)環(huán)境,其提供 C、C++等語言支持及編發(fā)環(huán)境配置圖見圖 2-2。
’s kit 工具支持下開發(fā),其開發(fā)難度在該程序的控制下完成功能模塊的硬件括總線接口、離散量驅(qū)動、系統(tǒng)加載和尺寸的 CPCI 標(biāo)準(zhǔn)和 PMC 標(biāo)準(zhǔn)設(shè)計。由于中將會產(chǎn)生大量的熱,且采用 PMC 結(jié)構(gòu)行熱耗散,因此,在結(jié)構(gòu)設(shè)計時必須根結(jié)果采用高效的熱傳導(dǎo)材料設(shè)計散熱器
在 MPX 和 60x 總線模式下采用雙處理器 SMP 技術(shù),通過集成多種獨立的接口引擎化處理器對外設(shè)的訪問頻次。MV64460 系統(tǒng)控制器功能塊圖見圖 3-2。主要性能如下:1) 主頻 133/200MHz,CROSSBAR 機構(gòu)可提供 100Gbps 數(shù)據(jù)吞吐量;2) 在 MPX 和 60X 總線模式下,支持雙處理器 SMP 構(gòu)架;3) 總線接口:1 個 64 位 200MHz 處理器接口、1 個 72 位 200MHz DDR SDRAM 口、1 個 32 位 133MHz 外設(shè)接口和 2 個 PCI/PCI-X 接口;4) 集成外設(shè)和控制器:2MB SRAM、3 個千兆以太網(wǎng) MAC、2 個多協(xié)議串行控制器2 個 XOR DMA 引擎和 4 個 IDMA 引擎。
【引證文獻】
本文編號:2847697
【學(xué)位單位】:上海交通大學(xué)
【學(xué)位級別】:碩士
【學(xué)位年份】:2008
【中圖分類】:TP368.12
【部分圖文】:
種電壓以適用于系統(tǒng)的電壓需求,在此為系統(tǒng)的正常、可靠運行提供保障。本們將背板提供的+5V 數(shù)字電源轉(zhuǎn)換VD、+1.2VD、+1.1VD 等不同電壓的數(shù)提供±5VD、±15VA、±12VA、±5VA 容量、低 ESR 的鉭電容和眾多小容量、值的小封裝表貼電阻組成的。層程序式實時處理模塊軟件開發(fā)環(huán)境為 發(fā)環(huán)境,其提供 C、C++等語言支持及編發(fā)環(huán)境配置圖見圖 2-2。
’s kit 工具支持下開發(fā),其開發(fā)難度在該程序的控制下完成功能模塊的硬件括總線接口、離散量驅(qū)動、系統(tǒng)加載和尺寸的 CPCI 標(biāo)準(zhǔn)和 PMC 標(biāo)準(zhǔn)設(shè)計。由于中將會產(chǎn)生大量的熱,且采用 PMC 結(jié)構(gòu)行熱耗散,因此,在結(jié)構(gòu)設(shè)計時必須根結(jié)果采用高效的熱傳導(dǎo)材料設(shè)計散熱器
在 MPX 和 60x 總線模式下采用雙處理器 SMP 技術(shù),通過集成多種獨立的接口引擎化處理器對外設(shè)的訪問頻次。MV64460 系統(tǒng)控制器功能塊圖見圖 3-2。主要性能如下:1) 主頻 133/200MHz,CROSSBAR 機構(gòu)可提供 100Gbps 數(shù)據(jù)吞吐量;2) 在 MPX 和 60X 總線模式下,支持雙處理器 SMP 構(gòu)架;3) 總線接口:1 個 64 位 200MHz 處理器接口、1 個 72 位 200MHz DDR SDRAM 口、1 個 32 位 133MHz 外設(shè)接口和 2 個 PCI/PCI-X 接口;4) 集成外設(shè)和控制器:2MB SRAM、3 個千兆以太網(wǎng) MAC、2 個多協(xié)議串行控制器2 個 XOR DMA 引擎和 4 個 IDMA 引擎。
【引證文獻】
相關(guān)碩士學(xué)位論文 前1條
1 張毅鵬;基于PowerPC7448的ATX規(guī)范嵌入式通用計算機平臺的設(shè)計和實現(xiàn)[D];復(fù)旦大學(xué);2011年
本文編號:2847697
本文鏈接:http://sikaile.net/kejilunwen/jisuanjikexuelunwen/2847697.html
最近更新
教材專著