自適應(yīng)多路串行冗余總線協(xié)議架構(gòu)與仿真平臺設(shè)計
發(fā)布時間:2020-04-13 16:44
【摘要】: 在現(xiàn)代武器的研制和使用過程中,其內(nèi)部電子設(shè)備比較容易發(fā)生故障,而因接口和總線導(dǎo)致的故障尤為突出。原因很簡單,接口和總線暴露在電子設(shè)備外部環(huán)境下,這使得它們易受到干擾和損壞。并且它們承擔(dān)著電子設(shè)備間繁重的信息交換的任務(wù),一旦發(fā)生故障將會導(dǎo)致數(shù)據(jù)傳輸?shù)氖?造成嚴(yán)重的后果。 本文針對接口和總線易受干擾和損壞的問題,對當(dāng)前軍用總線需求和特點進(jìn)行了深入的研究,分析了各種常用軍用總線的優(yōu)缺點。在此基礎(chǔ)上,提出了自適應(yīng)多路串行冗余(AMSR)總線的概念。然后結(jié)合AMSR總線的功能特點對總線接口協(xié)議架構(gòu)、工作模式、工作流程進(jìn)行了設(shè)計,對數(shù)據(jù)格式、消息格式進(jìn)行了定義。并對實現(xiàn)總線所涉及的LVDS數(shù)據(jù)傳輸、差錯控制等關(guān)鍵技術(shù)進(jìn)行了研究,設(shè)計了總線物理層的基本數(shù)據(jù)傳輸功能、數(shù)據(jù)鏈路層的校驗重發(fā)功能及自適應(yīng)分流功能。針對該總線協(xié)議的設(shè)計需求,合理的選擇了FPGA芯片,設(shè)計了硬件仿真平臺,并指出了在平臺設(shè)計過程中需要注意的事項。最后在該平臺上對設(shè)計的各功能模塊進(jìn)行了仿真測試。 通過測試結(jié)果可以得出各個功能模塊達(dá)到了設(shè)計的要求,硬件仿真平臺具備仿真測試的功能,總線接口協(xié)議架構(gòu)設(shè)計合理,滿足課題要求。
【圖文】:
器、編幀打包機(jī)制、總重發(fā)表、發(fā)送隊列(四組)、重發(fā)表(四組)、發(fā)送邏輯、接收邏輯、接收緩存(四組)、校驗邏輯(四組)、消息解析邏輯、消息生成邏輯、數(shù)據(jù)重組邏輯、輸出緩存、核心控制邏輯和寄存器組。接口協(xié)議的具體框圖如圖2.2所示。 }}}}}}}」 」}}丁 丁}」 」 門門 門 門 門州州一一一一一一一獷 獷 獷 , ,,,二 J!111
送多個鏈路訓(xùn)練消息包。接收方接收到一個鏈路訓(xùn)練包后返回一個消息包?偩接口通過返回消息包的個數(shù)判斷該通道狀態(tài)。在鏈路訓(xùn)練模式下,發(fā)送方具體的工作流程圖和接收方具體的工作流程圖分別如圖2.3和圖2.4所示。
【學(xué)位授予單位】:中北大學(xué)
【學(xué)位級別】:碩士
【學(xué)位授予年份】:2009
【分類號】:TP336
【圖文】:
器、編幀打包機(jī)制、總重發(fā)表、發(fā)送隊列(四組)、重發(fā)表(四組)、發(fā)送邏輯、接收邏輯、接收緩存(四組)、校驗邏輯(四組)、消息解析邏輯、消息生成邏輯、數(shù)據(jù)重組邏輯、輸出緩存、核心控制邏輯和寄存器組。接口協(xié)議的具體框圖如圖2.2所示。 }}}}}}}」 」}}丁 丁}」 」 門門 門 門 門州州一一一一一一一獷 獷 獷 , ,,,二 J!111
送多個鏈路訓(xùn)練消息包。接收方接收到一個鏈路訓(xùn)練包后返回一個消息包?偩接口通過返回消息包的個數(shù)判斷該通道狀態(tài)。在鏈路訓(xùn)練模式下,發(fā)送方具體的工作流程圖和接收方具體的工作流程圖分別如圖2.3和圖2.4所示。
【學(xué)位授予單位】:中北大學(xué)
【學(xué)位級別】:碩士
【學(xué)位授予年份】:2009
【分類號】:TP336
【相似文獻(xiàn)】
相關(guān)期刊論文 前10條
1 范少萍;鄭春厚;;知識網(wǎng)格環(huán)境下用戶模型的構(gòu)建[J];圖書情報工作;2011年10期
2 朱明隆;于驍;蘇旭磊;;基于激光傳感器模糊控制的智能車控制系統(tǒng)[J];信息與電腦(理論版);2011年08期
3 康爾U
本文編號:2626199
本文鏈接:http://sikaile.net/kejilunwen/jisuanjikexuelunwen/2626199.html
最近更新
教材專著