Xeon Phi協(xié)處理器的功耗特征測(cè)量與分析
本文選題:功耗效率 + 協(xié)處理器 ; 參考:《計(jì)算機(jī)工程》2017年06期
【摘要】:精確測(cè)量和分析Xeon Phi協(xié)處理器的功耗特征是實(shí)現(xiàn)協(xié)處理器功耗管理和優(yōu)化的基本前提,但準(zhǔn)確提取和分析運(yùn)行在Xeon Phi上并行程序的功耗較為復(fù)雜。為此,采用特制的功耗測(cè)量設(shè)備,完整提取14路供電通道的實(shí)時(shí)電壓和電流,通過計(jì)算獲得協(xié)處理器實(shí)時(shí)功耗,并在實(shí)測(cè)數(shù)據(jù)的基礎(chǔ)上分別分析Xeon Phi協(xié)處理器啟動(dòng)、空閑、線程和存儲(chǔ)系統(tǒng)等的功耗特征。實(shí)驗(yàn)結(jié)果表明,該功耗模型為功耗優(yōu)化提供了可信的基礎(chǔ)數(shù)據(jù),能夠指導(dǎo)基于Xeon Phi處理器上的功耗優(yōu)化。
[Abstract]:Accurately measuring and analyzing the power characteristics of Xeon Phi coprocessor is the basic premise to realize the power management and optimization of Xeon Phi coprocessor, but it is more complex to accurately extract and analyze the power consumption of parallel programs running on Xeon Phi. Therefore, the real-time voltage and current of 14 power supply channels are extracted by using a specially designed power measurement device. The real-time power consumption of the coprocessor is obtained by calculation, and the Xeon Phi coprocessor is analyzed on the basis of the measured data. Power consumption characteristics of threads and storage systems, etc. Experimental results show that the proposed power model provides reliable basic data for power optimization and can guide power optimization based on Xeon Phi processor.
【作者單位】: 天津工業(yè)大學(xué)計(jì)算機(jī)科學(xué)與軟件學(xué)院;
【基金】:天津市高等學(xué)校科技發(fā)展基金(20130806) 高等學(xué)校博士學(xué)科點(diǎn)專項(xiàng)科研基金(20131201110002)
【分類號(hào)】:TP332
【相似文獻(xiàn)】
相關(guān)期刊論文 前10條
1 張雨濃;馬偉木;李克訥;易稱福;;簡(jiǎn)述協(xié)處理器發(fā)展歷程及前景展望[J];中國(guó)科技信息;2008年13期
2 趙成彥;;80387協(xié)處理器的選購與安裝[J];電腦愛好者;1995年07期
3 朱樟明,周端,楊銀堂,徐陽揚(yáng);嵌入式協(xié)處理器初等函數(shù)的快速統(tǒng)一實(shí)現(xiàn)[J];電子與信息學(xué)報(bào);2004年02期
4 金釗;;32位嵌入式CPU中系統(tǒng)控制協(xié)處理器的設(shè)計(jì)與實(shí)現(xiàn)[J];電子設(shè)計(jì)應(yīng)用;2006年10期
5 吳康;;應(yīng)用安全協(xié)處理器構(gòu)建一個(gè)金融終端中的安全嵌入式系統(tǒng)[J];中國(guó)公共安全(綜合版);2006年06期
6 孫季豐;袁春林;盛艷青;劉斌;;一種通用安全協(xié)處理器[J];計(jì)算機(jī)工程;2008年22期
7 孫俊杰;;閃存大佬推協(xié)處理器將閃存推向更廣闊市場(chǎng)[J];中國(guó)電子商情(基礎(chǔ)電子);2012年08期
8 張慧娟;;新型語音協(xié)處理器提升快速精確語言識(shí)別及處理能力[J];電子設(shè)計(jì)技術(shù);2012年09期
9 李輝楷;韓軍;翁新釬;賀中柱;曾曉洋;;精簡(jiǎn)指令集計(jì)算機(jī)協(xié)處理器設(shè)計(jì)[J];計(jì)算機(jī)工程;2012年23期
10 楊;;一種新型航空電子MIL-STD-1750A ISA型協(xié)處理器板[J];航空計(jì)算技術(shù);1988年04期
相關(guān)會(huì)議論文 前4條
1 歐慶于;張昌宏;;應(yīng)用安全協(xié)處理器構(gòu)建安全嵌入式系統(tǒng)[A];中國(guó)造船工程學(xué)會(huì)電子技術(shù)學(xué)術(shù)委員會(huì)2006學(xué)術(shù)年會(huì)論文集(上冊(cè))[C];2006年
2 孟憲元;;FPGA實(shí)現(xiàn)DSP系統(tǒng)的結(jié)構(gòu)模型[A];全國(guó)第二屆嵌入式技術(shù)聯(lián)合學(xué)術(shù)會(huì)議論文集[C];2007年
3 龐博;張長(zhǎng)明;;基于CORDIC算法的數(shù)字協(xié)處理器設(shè)計(jì)與測(cè)試[A];2008年中國(guó)高校通信類院系學(xué)術(shù)研討會(huì)論文集(下冊(cè))[C];2009年
4 李建贏;王虹宇;洪朝群;姜巍;;PIC/MC模型在Intel Xeon Phi上的初步實(shí)現(xiàn)與優(yōu)化[A];第十六屆全國(guó)等離子體科學(xué)技術(shù)會(huì)議暨第一屆全國(guó)等離子體醫(yī)學(xué)研討會(huì)會(huì)議摘要集[C];2013年
相關(guān)重要報(bào)紙文章 前10條
1 記者 周源;英特爾首批至強(qiáng)融合協(xié)處理器問世[N];網(wǎng)絡(luò)世界;2012年
2 沈文;AMD+ATI能否雙贏?[N];計(jì)算機(jī)世界;2006年
3 記者 孫永杰;“核”戰(zhàn)何時(shí)休 客戶需求最重要[N];中國(guó)電子報(bào);2006年
4 馬文方;AMD收購ATi值不值?[N];中國(guó)計(jì)算機(jī)報(bào);2006年
5 Altera公司高級(jí)產(chǎn)品行銷經(jīng)理 Paul Ekas;FPGA協(xié)處理器優(yōu)化汽車信息系統(tǒng)設(shè)計(jì)[N];中國(guó)電子報(bào);2004年
6 ;新品速遞[N];計(jì)算機(jī)世界;2001年
7 建苗 編譯;Java扮演嵌入式應(yīng)用開發(fā)主角[N];計(jì)算機(jī)世界;2005年
8 《網(wǎng)絡(luò)世界》記者 周源;華大基因:Xeon Phi性能超預(yù)期[N];網(wǎng)絡(luò)世界;2014年
9 特約作者 蘇馳;PC系統(tǒng)的新高速公路[N];電腦報(bào);2010年
10 ;TI新型 DSP沖擊720MHz[N];計(jì)算機(jī)世界;2003年
相關(guān)博士學(xué)位論文 前3條
1 鄭喬石;暗硅時(shí)代CoDA架構(gòu)可擴(kuò)展性及能效問題研究[D];西北工業(yè)大學(xué);2015年
2 宋宇鯤;動(dòng)態(tài)可重構(gòu)協(xié)處理器研究[D];合肥工業(yè)大學(xué);2006年
3 杜學(xué)亮;定制指令與協(xié)處理器加速機(jī)制的研究[D];中國(guó)科學(xué)技術(shù)大學(xué);2009年
相關(guān)碩士學(xué)位論文 前10條
1 楊靜;基于有限差分的心電模型模擬在CPU與多MIC協(xié)處理器平臺(tái)的并行與優(yōu)化[D];國(guó)防科學(xué)技術(shù)大學(xué);2013年
2 梁志力;異構(gòu)多核系統(tǒng)中協(xié)處理器優(yōu)化[D];合肥工業(yè)大學(xué);2015年
3 王捷;一種高性能向量處理器的實(shí)現(xiàn)[D];天津大學(xué);2016年
4 龐博;高性能專用數(shù)字協(xié)處理器的設(shè)計(jì)與測(cè)試[D];電子科技大學(xué);2009年
5 淮侃;手機(jī)多媒體協(xié)處理器芯片的應(yīng)用與實(shí)現(xiàn)[D];西安電子科技大學(xué);2007年
6 金釗;64位高性能嵌入式CPU中系統(tǒng)協(xié)處理器的設(shè)計(jì)與實(shí)現(xiàn)[D];同濟(jì)大學(xué);2007年
7 范凱;基于動(dòng)態(tài)可重構(gòu)技術(shù)的陣列型協(xié)處理器架構(gòu)設(shè)計(jì)與實(shí)現(xiàn)[D];上海交通大學(xué);2010年
8 李鵬;8087數(shù)值協(xié)處理器的分析與設(shè)計(jì)[D];西安電子科技大學(xué);2001年
9 賴明澈;數(shù)據(jù)并行協(xié)處理器體系結(jié)構(gòu)的研究與實(shí)現(xiàn)[D];國(guó)防科學(xué)技術(shù)大學(xué);2005年
10 姚于斌;面向圖像處理的可重構(gòu)協(xié)處理器結(jié)構(gòu)設(shè)計(jì)研究[D];上海交通大學(xué);2008年
,本文編號(hào):2033563
本文鏈接:http://sikaile.net/kejilunwen/jisuanjikexuelunwen/2033563.html