基于FPGA的固態(tài)硬盤高速橋接算法及實(shí)現(xiàn)
發(fā)布時(shí)間:2018-03-18 16:32
本文選題:FPGA 切入點(diǎn):高速橋接 出處:《半導(dǎo)體光電》2015年04期 論文類型:期刊論文
【摘要】:為實(shí)現(xiàn)CCD相機(jī)高清圖像數(shù)據(jù)的處理,設(shè)計(jì)了一種基于FPGA的高速橋接平臺(tái),提出硬件模塊的實(shí)現(xiàn)方案。在FPGA內(nèi)部,使用Verilog HDL對(duì)底層電路進(jìn)行描述;詳細(xì)闡述了基于FPGA的SATAⅡ接口管理實(shí)現(xiàn)方案,給出主機(jī)端上電初始化模塊和設(shè)備端上電初始化模塊的狀態(tài)機(jī)設(shè)計(jì);說明利用DRP(Dynamic Reconfiguration Port)使SATAⅡ接口向下兼容SATAⅠ接口的實(shí)現(xiàn)方法,設(shè)計(jì)了速度協(xié)商狀態(tài)機(jī)。最后在實(shí)驗(yàn)平臺(tái)上通過板級(jí)調(diào)試,固態(tài)硬盤和主機(jī)成功通訊,滿足SATAⅡ接口的速度要求,可以用作高清圖像處理算法的移植平臺(tái)。
[Abstract]:In order to process the high-definition image data of CCD camera, a high-speed bridging platform based on FPGA is designed, and the implementation scheme of hardware module is put forward. In FPGA, the bottom circuit is described by Verilog HDL. The implementation scheme of SATA 鈪,
本文編號(hào):1630396
本文鏈接:http://sikaile.net/kejilunwen/jisuanjikexuelunwen/1630396.html
最近更新
教材專著