基于AXI4-Stream總線(xiàn)的數(shù)字視頻接口IP核設(shè)計(jì)
本文關(guān)鍵詞:基于AXI4-Stream總線(xiàn)的數(shù)字視頻接口IP核設(shè)計(jì)
更多相關(guān)文章: AXI-Stream 數(shù)字視頻信號(hào) IP核
【摘要】:針對(duì)數(shù)字視頻IP核間高速流數(shù)據(jù)傳輸,設(shè)計(jì)并實(shí)現(xiàn)了一種基于AXI4-Stream總線(xiàn)的數(shù)字視頻接口IP核,對(duì)外部輸入ITU601格式的數(shù)字視頻信號(hào),將其格式轉(zhuǎn)化為符合AXI4-Stream總線(xiàn)協(xié)議的信號(hào),并通過(guò)IP核的主端口輸出到下一級(jí)IP核的從端口。采用Xilinx ISE Design Suite 14.6軟件綜合設(shè)計(jì)實(shí)現(xiàn),結(jié)合ISE自帶ISim軟件完成功能仿真,通過(guò)實(shí)際硬件電路驗(yàn)證了設(shè)計(jì)的正確性及可行性。
【作者單位】: 上海理工大學(xué)醫(yī)療器械與食品學(xué)院;
【關(guān)鍵詞】: AXI-Stream 數(shù)字視頻信號(hào) IP核
【基金】:上海市科委重點(diǎn)科技攻關(guān)基金資助項(xiàng)目(11441902302)
【分類(lèi)號(hào)】:TP334.7
【正文快照】: 在SOC系統(tǒng)設(shè)計(jì)中,高級(jí)微控制器總線(xiàn)結(jié)構(gòu)(Ad-vanced Microcontroller Bus Architecture,AMBA)被廣泛采用,已經(jīng)迅速成為SOC結(jié)構(gòu)和IP核開(kāi)發(fā)的標(biāo)準(zhǔn)[1]。AXI4、AXI4-Lite、AXI4-Stream這3種總線(xiàn)標(biāo)準(zhǔn)是AM-BA第4版的重要組成部分。AXI4總線(xiàn)有助于最大化性能和能效;AXI4-Lite總線(xiàn)和AXI
【相似文獻(xiàn)】
中國(guó)期刊全文數(shù)據(jù)庫(kù) 前10條
1 馬克杰;劉志軍;魏芳;;PCI Express總線(xiàn)事務(wù)層IP核設(shè)計(jì)及實(shí)現(xiàn)[J];電路與系統(tǒng)學(xué)報(bào);2007年02期
2 姚成宇;唐寧;汪洋;;基于FPGA的USB接口IP核設(shè)計(jì)[J];電子科技;2009年12期
3 梁婕,高德遠(yuǎn),張盛兵,段然;通用異步串行通信接口的IP核設(shè)計(jì)[J];微型電腦應(yīng)用;2005年04期
4 申志永;胡昌華;何華鋒;高迎彬;;MIL-STD-1553B總線(xiàn)接收器IP核設(shè)計(jì)[J];電子測(cè)量技術(shù);2011年05期
5 鄭恭明;沈媛媛;;基于Nios Ⅱ的偽隨機(jī)序列信號(hào)發(fā)生器IP核設(shè)計(jì)[J];工礦自動(dòng)化;2011年02期
6 舒振宇;王典洪;;基于FPGA的液晶屏觸摸控制IP核設(shè)計(jì)[J];煤炭技術(shù);2012年09期
7 崔旭晶;馬平全;;基于SOPC的觸控屏控制器IP核設(shè)計(jì)與實(shí)現(xiàn)[J];電子設(shè)計(jì)工程;2012年14期
8 梁旭;凌朝東;;基于Nios II的TRDB-LTM控制器IP核設(shè)計(jì)[J];通信技術(shù);2011年11期
9 黃采倫;陳艷子;周少武;陳特放;;基于FPGA的MVB網(wǎng)絡(luò)鏈路層IP核設(shè)計(jì)[J];機(jī)械與電子;2007年07期
10 左斌;余敬鵬;周曉方;黃宏;;符合EHCI的USB2.0主機(jī)控制器IP核設(shè)計(jì)與實(shí)現(xiàn)[J];復(fù)旦學(xué)報(bào)(自然科學(xué)版);2010年06期
中國(guó)碩士學(xué)位論文全文數(shù)據(jù)庫(kù) 前4條
1 楊英琪;打印機(jī)雙通道四端口異步FIFO控制器IP核設(shè)計(jì)[D];西安電子科技大學(xué);2014年
2 肖戰(zhàn)牛;八位微處理器IP核設(shè)計(jì)與研究[D];西北工業(yè)大學(xué);2005年
3 王京;八位RISC微控制器IP核設(shè)計(jì)[D];西北工業(yè)大學(xué);2006年
4 陳志超;高性能FPGA可配置存儲(chǔ)器的IP核設(shè)計(jì)[D];西安電子科技大學(xué);2009年
,本文編號(hào):1077710
本文鏈接:http://sikaile.net/kejilunwen/jisuanjikexuelunwen/1077710.html