快速頻率引導(dǎo)組件設(shè)計
發(fā)布時間:2023-04-05 14:08
在現(xiàn)代戰(zhàn)爭中,電子通信和自動控制系統(tǒng)已經(jīng)成為必不可少的武器系統(tǒng)。電子戰(zhàn)的目標就是確保自己的電子系統(tǒng)安全的同時干擾或摧毀敵方電子系統(tǒng)。換句話說,電子戰(zhàn)不僅是為了發(fā)現(xiàn)敵人的導(dǎo)彈發(fā)射,更重要的是干擾敵人正常的作戰(zhàn)系統(tǒng)。電子戰(zhàn)是戰(zhàn)場指揮人員手中的重要作戰(zhàn)工具,有了它就能很好的完成任務(wù)目標。在電子戰(zhàn)系統(tǒng)中,雷達對抗起到一個關(guān)鍵作用。隨著科技的快速發(fā)展,現(xiàn)代雷達探測、抗干擾等各方面的能力越來越強,對雷達干擾方提出了巨大挑戰(zhàn)。 快速頻率測量是雷達干擾的首要條件。本文的快速頻率測量組件采用比相法原理進行頻率測量。頻率-相位的轉(zhuǎn)換是這種方法的主要措施。通過測量相位幅度信息就能推算出輸入頻率。本文采用并行多路比較器對相位幅度信號進行處理。 本文還對信道化接收機和干涉比相法測頻接收機兩種方案進行比較。結(jié)合系統(tǒng)指標要求,采用多路正交鑒相電路和電阻環(huán)移相實現(xiàn)頻率快速粗測量。首先,本文解決了通過多路比較器對周期信號進行量化編碼的設(shè)計難點。然后,采用FPGA技術(shù)對頻率測量數(shù)據(jù)進行編碼處理。最后重點介紹了快速頻率測量組件相位的溫度漂移的校正方法,它采用一種以常溫編碼為基礎(chǔ)、通過頻率地址碼自動擴展的方法生成高低溫碼表,...
【文章頁數(shù)】:60 頁
【學(xué)位級別】:碩士
【文章目錄】:
摘要
ABSTRACT
第一章 緒論
1.1 引言
1.2 研究背景及意義
1.3 國內(nèi)外研究狀況
1.4 論文的內(nèi)容安排
第二章 系統(tǒng)實現(xiàn)方法和系統(tǒng)方案設(shè)計
2.1 信道化接收機技術(shù)
2.2 干涉比相法瞬時測頻技術(shù)
2.3 方案的選擇
2.3.1 系統(tǒng)指標要求
2.3.2 方案比較
2.3.3 方案選擇
2.4 本章總結(jié)
第三章 主要電路原理分析與設(shè)計
3.1 鑒相電路設(shè)計
3.2 幅度量化電路設(shè)計
3.3 編碼設(shè)計—查表編碼
3.4 自動增益控制設(shè)計
3.4.1 接收機中增益控制的作用
3.4.2 增益控制電路的實現(xiàn)方法
第四章 系統(tǒng)關(guān)鍵單元的 FPGA 設(shè)計與實現(xiàn)
4.1 FPGA 主要功能介紹與 ISE 簡介
4.2 FPGA 的內(nèi)部結(jié)構(gòu)與原理[5]
4.3 FPGA 功能模塊劃分
4.3.1 數(shù)字時鐘管理模塊 DCM 設(shè)計與實現(xiàn)
4.3.1.1 DLL 模塊
4.3.1.2 數(shù)字頻率合成器
4.3.1.3 數(shù)字移相器
4.3.2 ROM 模塊的設(shè)計與實現(xiàn)
4.4 FPGA 外圍電路設(shè)計
4.4.1 FPGA 電源模塊設(shè)計
4.4.2 PROM 芯片的選擇及電路設(shè)計
4.4.3 全局時鐘的選擇
4.4.4 溫度傳感器
4.5 FPGA 部分功能仿真
4.5.1 DCM 功能仿真
4.5.2 ROM 地址數(shù)據(jù)碼仿真
4.5.3 多層印刷板的設(shè)計要點
第五章 復(fù)雜環(huán)境對頻率測量的影響及解決措施
5.1 延時線電纜在不同環(huán)境中對測頻誤差的影響
5.2 正交調(diào)制器(IQ)對測頻誤差的影響
5.3 不同溫度對組件的影響
5.4 解決措施
第六章 總結(jié)
致謝
參考文獻
本文編號:3783548
【文章頁數(shù)】:60 頁
【學(xué)位級別】:碩士
【文章目錄】:
摘要
ABSTRACT
第一章 緒論
1.1 引言
1.2 研究背景及意義
1.3 國內(nèi)外研究狀況
1.4 論文的內(nèi)容安排
第二章 系統(tǒng)實現(xiàn)方法和系統(tǒng)方案設(shè)計
2.1 信道化接收機技術(shù)
2.2 干涉比相法瞬時測頻技術(shù)
2.3 方案的選擇
2.3.1 系統(tǒng)指標要求
2.3.2 方案比較
2.3.3 方案選擇
2.4 本章總結(jié)
第三章 主要電路原理分析與設(shè)計
3.1 鑒相電路設(shè)計
3.2 幅度量化電路設(shè)計
3.3 編碼設(shè)計—查表編碼
3.4 自動增益控制設(shè)計
3.4.1 接收機中增益控制的作用
3.4.2 增益控制電路的實現(xiàn)方法
第四章 系統(tǒng)關(guān)鍵單元的 FPGA 設(shè)計與實現(xiàn)
4.1 FPGA 主要功能介紹與 ISE 簡介
4.2 FPGA 的內(nèi)部結(jié)構(gòu)與原理[5]
4.3 FPGA 功能模塊劃分
4.3.1 數(shù)字時鐘管理模塊 DCM 設(shè)計與實現(xiàn)
4.3.1.1 DLL 模塊
4.3.1.2 數(shù)字頻率合成器
4.3.1.3 數(shù)字移相器
4.3.2 ROM 模塊的設(shè)計與實現(xiàn)
4.4 FPGA 外圍電路設(shè)計
4.4.1 FPGA 電源模塊設(shè)計
4.4.2 PROM 芯片的選擇及電路設(shè)計
4.4.3 全局時鐘的選擇
4.4.4 溫度傳感器
4.5 FPGA 部分功能仿真
4.5.1 DCM 功能仿真
4.5.2 ROM 地址數(shù)據(jù)碼仿真
4.5.3 多層印刷板的設(shè)計要點
第五章 復(fù)雜環(huán)境對頻率測量的影響及解決措施
5.1 延時線電纜在不同環(huán)境中對測頻誤差的影響
5.2 正交調(diào)制器(IQ)對測頻誤差的影響
5.3 不同溫度對組件的影響
5.4 解決措施
第六章 總結(jié)
致謝
參考文獻
本文編號:3783548
本文鏈接:http://sikaile.net/kejilunwen/jingguansheji/3783548.html
教材專著