異步信號的同步化邏輯時序及電路結構研究
發(fā)布時間:2017-06-08 01:06
本文關鍵詞:異步信號的同步化邏輯時序及電路結構研究,,由筆耕文化傳播整理發(fā)布。
【摘要】:為實現異步信號接入同步時序邏輯電路,則需要通過異步信號的同步化電路將異步信號轉換為可同步的時序,包括異步信號的采樣、"準穩(wěn)態(tài)"問題和異步信號的自動撤銷等3個問題。文中給出了解決該問題的電路結構組成、3種同步化時序和5種具體的實現電路,為基于FPGA進行復雜系統(tǒng)設計提供異步信號解決方案。實際測試表明,系統(tǒng)具有穩(wěn)定性好和結構簡單等特點。
【作者單位】: 黑龍江工程學院電氣與信息工程學院;
【關鍵詞】: 異步信號 同步化 時序 電路
【基金】:黑龍江省教育廳科學技術研究項目(12541673)
【分類號】:TN702
【正文快照】: 人機操作過程,測量儀器的觸發(fā)信號等都是相對于電子系統(tǒng)同步邏輯的異步輸入信號。異步信號和同步時序邏輯電路的同步時鐘信號無關,這就涉及異步信號如何與同步時序邏輯電路進行同步,即實現不同時鐘域信號的有效傳遞。比如地鐵的自助售票等投幣式交互系統(tǒng),投幣信號就是異步信號
本文關鍵詞:異步信號的同步化邏輯時序及電路結構研究,由筆耕文化傳播整理發(fā)布。
本文編號:430851
本文鏈接:http://sikaile.net/kejilunwen/dianzigongchenglunwen/430851.html