一種用于10Gb/s Serdes的40nm CMOS鎖相環(huán)
發(fā)布時(shí)間:2023-05-20 00:43
提出了一種應(yīng)用于10Gb/s高速串并接口電路(Serdes)的高性能鎖相環(huán)。采用正交壓控振蕩器(QVCO)實(shí)現(xiàn)4路等相位間隔的5GHz時(shí)鐘,輸出采用2分頻單轉(zhuǎn)差緩沖器,實(shí)現(xiàn)可忽略相差的8路等相位間隔的2.5GHz時(shí)鐘。電荷泵中采用負(fù)反饋技術(shù),以提高電流匹配性能。在SMIC 40nm工藝下完成設(shè)計(jì),在1.1V的供電電壓下,鎖相環(huán)的總電流為7.6mA,輸出5GHz時(shí)鐘在10kHz100 MHz積分范圍內(nèi)的均方根抖動(dòng)約為107fs,芯片尺寸僅為780μm×410μm。
【文章頁(yè)數(shù)】:5 頁(yè)
【文章目錄】:
1 引言
2 鎖相環(huán)結(jié)構(gòu)及其實(shí)現(xiàn)
2.1 壓控振蕩器
2.2 鑒頻鑒相器
2.3 電荷泵
2.4 2分頻單轉(zhuǎn)差緩沖器
2.5 環(huán)路濾波器
3 PLL環(huán)路仿真
4 結(jié)論
本文編號(hào):3820205
【文章頁(yè)數(shù)】:5 頁(yè)
【文章目錄】:
1 引言
2 鎖相環(huán)結(jié)構(gòu)及其實(shí)現(xiàn)
2.1 壓控振蕩器
2.2 鑒頻鑒相器
2.3 電荷泵
2.4 2分頻單轉(zhuǎn)差緩沖器
2.5 環(huán)路濾波器
3 PLL環(huán)路仿真
4 結(jié)論
本文編號(hào):3820205
本文鏈接:http://sikaile.net/kejilunwen/dianzigongchenglunwen/3820205.html
最近更新
教材專著