基于開關(guān)電容陣列的電磁量能器高分辨時間測量芯片設(shè)計
發(fā)布時間:2021-03-15 12:30
正在俄羅斯杜布納聯(lián)合核研究所(JINR)新建的重離子超導(dǎo)同步加速器(NICA)及其上的多功能探測器(MPD)主要用于研究高重子密度的夸克-膠子等離子體,其能量介于高、低能區(qū)之間。NICA/MPD探測器中設(shè)計了一套高效電磁量能器(ECal)系統(tǒng)來精確測量與鑒別重離子反應(yīng)中產(chǎn)生的光子、電子、輕子對和中性介子,為提高鑒別這些粒子的能力,必須提高ECal的時間測量分辨率;谠撃繕(biāo),本文設(shè)計了一款開關(guān)電容陣列(Switched Capacitor Arrays,SCAs)型波形采樣芯片,用以對ECal探測器的時間進行高精度測量。主要研究內(nèi)容為:設(shè)計了一款4通道基于開關(guān)電容陣列的高速波形采樣芯片,每個通道由采樣保持電路、采樣時鐘產(chǎn)生電路和讀出控制電路三個部分組成,其中采樣保持電路由256個采樣開關(guān)和采樣電容組成。采樣開關(guān)選用傳輸門加虛擬管的結(jié)構(gòu),以減小溝道電荷注入和時鐘饋通的影響,通過優(yōu)化組成傳輸門的N型和P型晶體管尺寸,使得整個輸入動態(tài)范圍內(nèi)其導(dǎo)通電阻均較小。采樣電容選用MOS管電容,減小了芯片面積、提高了芯片集成度。采樣時鐘產(chǎn)生電路由延時鎖相環(huán)(Delay-Locked Loop,DLL)和...
【文章來源】:華中師范大學(xué)湖北省 211工程院校 教育部直屬院校
【文章頁數(shù)】:68 頁
【學(xué)位級別】:碩士
【部分圖文】:
圖1.2?ECal模塊結(jié)構(gòu)圖??
圖1.3DRS4芯片結(jié)構(gòu)圖??DRS4芯9通,通1024元,8通可??
圖1.4PSEC4芯片結(jié)構(gòu)圖??
【參考文獻】:
期刊論文
[1]精密時間間隔測量及其在大科學(xué)工程中的應(yīng)用[J]. 安琪. 中國科學(xué)技術(shù)大學(xué)學(xué)報. 2008(07)
[2]粒子物理實驗中的精密時間間隔測量[J]. 安琪. 核技術(shù). 2006(06)
博士論文
[1]基于開關(guān)電容陣列的高速波形數(shù)字化ASIC研究[D]. 秦家軍.中國科學(xué)技術(shù)大學(xué) 2018
[2]ATLAS液氬量能器前端讀出系統(tǒng)Phase-Ⅰ升級的光纖數(shù)據(jù)傳輸ASIC設(shè)計[D]. 李筱婷.華中師范大學(xué) 2014
[3]飛行時間質(zhì)譜儀數(shù)據(jù)獲取系統(tǒng)的研究與設(shè)計[D]. 葉春逢.中國科學(xué)技術(shù)大學(xué) 2014
[4]LHAASO水切倫科夫探測器原型陣列讀出電子學(xué)研究[D]. 郝新軍.中國科學(xué)技術(shù)大學(xué) 2011
碩士論文
[1]基于0.18μm CMOS工藝的高速高精度采樣保持電路的研究與設(shè)計[D]. 王永澤.重慶郵電大學(xué) 2019
[2]MIMOSA 28 MAPS探測器讀出系統(tǒng)研制[D]. 杜文.華中師范大學(xué) 2019
[3]一種應(yīng)用于TDC的倍頻延遲鎖相環(huán)電路設(shè)計[D]. 張昆鵬.東南大學(xué) 2018
[4]束流電荷量監(jiān)測系統(tǒng)的方案設(shè)計與誤差分析[D]. 熊珀藝.華中師范大學(xué) 2018
[5]一種應(yīng)用于TDC的低抖動延遲鎖相環(huán)電路設(shè)計[D]. 張有志.東南大學(xué) 2017
[6]高分辨率時間數(shù)字轉(zhuǎn)換器的研究與設(shè)計[D]. 葉巧.哈爾濱工業(yè)大學(xué) 2017
[7]CBM-TOF超級模塊高密度、高精度時間測量方法[D]. 鄭佳俊.中國科學(xué)技術(shù)大學(xué) 2017
[8]高精度多相時鐘發(fā)生器研究與設(shè)計[D]. 程代州.電子科技大學(xué) 2017
[9]基于40nm CMOS工藝的12bit 300MS/s采樣保持電路研究[D]. 吳輝貴.電子科技大學(xué) 2016
[10]模擬延時單元集成電路設(shè)計[D]. 曹裕榮.東南大學(xué) 2016
本文編號:3084180
【文章來源】:華中師范大學(xué)湖北省 211工程院校 教育部直屬院校
【文章頁數(shù)】:68 頁
【學(xué)位級別】:碩士
【部分圖文】:
圖1.2?ECal模塊結(jié)構(gòu)圖??
圖1.3DRS4芯片結(jié)構(gòu)圖??DRS4芯9通,通1024元,8通可??
圖1.4PSEC4芯片結(jié)構(gòu)圖??
【參考文獻】:
期刊論文
[1]精密時間間隔測量及其在大科學(xué)工程中的應(yīng)用[J]. 安琪. 中國科學(xué)技術(shù)大學(xué)學(xué)報. 2008(07)
[2]粒子物理實驗中的精密時間間隔測量[J]. 安琪. 核技術(shù). 2006(06)
博士論文
[1]基于開關(guān)電容陣列的高速波形數(shù)字化ASIC研究[D]. 秦家軍.中國科學(xué)技術(shù)大學(xué) 2018
[2]ATLAS液氬量能器前端讀出系統(tǒng)Phase-Ⅰ升級的光纖數(shù)據(jù)傳輸ASIC設(shè)計[D]. 李筱婷.華中師范大學(xué) 2014
[3]飛行時間質(zhì)譜儀數(shù)據(jù)獲取系統(tǒng)的研究與設(shè)計[D]. 葉春逢.中國科學(xué)技術(shù)大學(xué) 2014
[4]LHAASO水切倫科夫探測器原型陣列讀出電子學(xué)研究[D]. 郝新軍.中國科學(xué)技術(shù)大學(xué) 2011
碩士論文
[1]基于0.18μm CMOS工藝的高速高精度采樣保持電路的研究與設(shè)計[D]. 王永澤.重慶郵電大學(xué) 2019
[2]MIMOSA 28 MAPS探測器讀出系統(tǒng)研制[D]. 杜文.華中師范大學(xué) 2019
[3]一種應(yīng)用于TDC的倍頻延遲鎖相環(huán)電路設(shè)計[D]. 張昆鵬.東南大學(xué) 2018
[4]束流電荷量監(jiān)測系統(tǒng)的方案設(shè)計與誤差分析[D]. 熊珀藝.華中師范大學(xué) 2018
[5]一種應(yīng)用于TDC的低抖動延遲鎖相環(huán)電路設(shè)計[D]. 張有志.東南大學(xué) 2017
[6]高分辨率時間數(shù)字轉(zhuǎn)換器的研究與設(shè)計[D]. 葉巧.哈爾濱工業(yè)大學(xué) 2017
[7]CBM-TOF超級模塊高密度、高精度時間測量方法[D]. 鄭佳俊.中國科學(xué)技術(shù)大學(xué) 2017
[8]高精度多相時鐘發(fā)生器研究與設(shè)計[D]. 程代州.電子科技大學(xué) 2017
[9]基于40nm CMOS工藝的12bit 300MS/s采樣保持電路研究[D]. 吳輝貴.電子科技大學(xué) 2016
[10]模擬延時單元集成電路設(shè)計[D]. 曹裕榮.東南大學(xué) 2016
本文編號:3084180
本文鏈接:http://sikaile.net/kejilunwen/dianzigongchenglunwen/3084180.html
最近更新
教材專著