高速多路A/D交替采樣時基偏差預估及校正算法研究與實現(xiàn)
發(fā)布時間:2021-01-27 23:48
模數(shù)轉換器(Analog to Digital Converter,ADC)被廣泛用于現(xiàn)代電子設備和計算器控制系統(tǒng)中,當需要將模擬信號信號處理器與數(shù)字信號信號處理器接口時,后者的目的是從信號中提取信號或通過消除不需要的干擾或失真來對信號進行調整。轉換速度仍然是高速信號處理應用的關鍵瓶頸。不幸的是,高速轉換器的設計受到硬件限制。實現(xiàn)高采樣率的一種方法是使用時間交替的ADC結構,這種結構采用前端并行逐行采樣、后端串行,多路復用技術,即多路A/D交替采樣技術。然而采用這種技術獲取到的數(shù)據(jù)準確性會受到各采樣通道之間失配(偏置失配、增益失配、時基偏差)的影響,其中時基偏差會導致出現(xiàn)不需要的譜分量,從而造成非均勻采樣。因此如何提供更精確的采樣時基,以及利用預估得到的時基偏差,對采樣信號進行重建,這些都是在使用多路A/D交替采樣技術時需要考慮的問題。本文針對采樣領域中的實際應用,對高速多路A/D交替采樣技術中的時基偏差預估算法和TIADC采樣系統(tǒng)信號校正兩個方面內(nèi)容進行了理論研究和實驗分析:首先,論證并分析了一種有效的時基偏差預估算法--快速迭代盲估計算法,用于估計M通道時間交替ADC中的時基偏差。...
【文章來源】:電子科技大學四川省 211工程院校 985工程院校 教育部直屬院校
【文章頁數(shù)】:74 頁
【學位級別】:碩士
【部分圖文】:
理想的四通道TIADC
各種失配的圖形說明
模數(shù)轉換器模型
本文編號:3003955
【文章來源】:電子科技大學四川省 211工程院校 985工程院校 教育部直屬院校
【文章頁數(shù)】:74 頁
【學位級別】:碩士
【部分圖文】:
理想的四通道TIADC
各種失配的圖形說明
模數(shù)轉換器模型
本文編號:3003955
本文鏈接:http://sikaile.net/kejilunwen/dianzigongchenglunwen/3003955.html
教材專著