FinFET電路設計
發(fā)布時間:2020-06-26 12:14
【摘要】:伴隨著信息技術的革新發(fā)展,晶體管尺寸不斷縮小,漏電流上升,漏功耗增加。在此背景下,臺灣胡正明博士構想出一類FinFET器件,該類器件形狀類似魚鰭,在尺寸結構上優(yōu)于傳統(tǒng)晶體管,并擁有相對較低的漏電流和漏功耗。功率損耗、工作速度是衡量電路性能的重要指標。因為功耗和速度不可兼得,所以在設計電路時需對這兩個性能進行取舍。伴隨著智能數碼產品的興起,如何控制功耗成為業(yè)界的一項重要課題。超閾值電路工作電壓低于標準電源電壓,高于器件的閾值電壓,這使得器件功耗和速度達到相對平衡,為實現高速低功耗帶來可能。本文首先從基本門電路為對象進行研究,通過對比FinFET和傳統(tǒng)CMOS器件性能、功耗組成等,得到降低電源電壓是降低功耗的重要手段。其次對常用邏輯結構進行研究,通過軟件仿真比對各種邏輯結構電路的優(yōu)缺點。最后,得出綜合使用不同邏輯結構設計電路,可以改善電路性能。在上述研究基礎上,本文還提出兩類基于FinFET的新型時序觸發(fā)器電路,通過軟件仿真測試,證明這兩類新型FinFET電路性能優(yōu)良。
【學位授予單位】:寧波大學
【學位級別】:碩士
【學位授予年份】:2018
【分類號】:TN386
本文編號:2730297
【學位授予單位】:寧波大學
【學位級別】:碩士
【學位授予年份】:2018
【分類號】:TN386
【相似文獻】
相關期刊論文 前4條
1 彭瑤;楊銀堂;朱樟明;周端;;一種高速延時無關同異步轉換接口電路[J];計算機研究與發(fā)展;2012年03期
2 李新;張偉敏;;高速低功耗電壓比較器機構設計研究[J];制造業(yè)自動化;2013年10期
3 楊延飛;周端;楊銀堂;彭瑤;;高速自應答異步雙軌推通道設計[J];計算機輔助設計與圖形學學報;2012年09期
4 管旭光;周端;朱樟明;;一種GALS單通道協議自定時通信電路[J];電路與系統(tǒng)學報;2010年05期
相關博士學位論文 前1條
1 吳睿振;高速低功耗MPSoC仲裁研究[D];西安電子科技大學;2014年
相關碩士學位論文 前4條
1 邵擎;FinFET電路設計[D];寧波大學;2018年
2 周全;高速低功耗SRAM的設計與實現[D];國防科學技術大學;2013年
3 游恒果;高速低功耗比較器設計[D];西安電子科技大學;2011年
4 向薛成;單軌電流模標準單元包設計[D];寧波大學;2015年
本文編號:2730297
本文鏈接:http://sikaile.net/kejilunwen/dianzigongchenglunwen/2730297.html